网站大量收购独家精品文档,联系QQ:2885784924

(电子设计大赛课题详细介绍.docVIP

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(电子设计大赛课题详细介绍

课题资料介绍 本人现在研究生三年级,本科专业电子信息科学与技术,硕士专业为微电子与固体电子学,本人长期从事实际工程课题研究,积累了很多设计经验,留下了很多宝贵的资料,包括原理图设计、课题的源程序以及相关文档。我有几年的FPGA项目经验,做过一些重大课题,我们可以给你分享一些学FPGA的经验,或者在你的学习过程中给你一些指导。本人对51单片机和msp430单片机也非常熟悉,有需要相关资料的同学可以和我联系,尤其是要参加全国电子设计竞赛的同学,这些资料可以帮助你上一个台阶,联系方式 QQ:1053086561 以上课题均为本人所做,有详细的原理图设计、详细注释的程序源代码及设计文档。 基于FPGA的数字幅频均衡功率放大器 2 设计任务与要求 设计并制作一个数字幅频均衡功率放大器。该放大器包括前置放大、带阻网络、数字幅频均衡和低频功率放大电路,其组成框图如图2.1所示。 图2.1 数字幅频均衡功率放大器组成框图 2.1 基本要求 (1)前置放大电路要求: a. 小信号电压放大倍数不小于400倍(输入正弦信号电压有效值小于10mV)。 b. -1dB通频带为20Hz~20kHz。 c. 输出电阻为600?。 (2)制作带阻网络对前置放大电路输出信号v1进行滤波,以10kHz时输出信号v2电压幅度为基准,要求最大衰减≥10dB。 (3)应用数字信号处理技术,制作数字幅频均衡电路,对带阻网络输出的20Hz~20kHz信号进行幅频均衡。要求: a. 输入电阻为600?。 b. 经过数字幅频均衡处理后,以10kHz时输出信号v3电压幅度为基准,通频带20Hz~20kHz内的电压幅度波动在?1.5dB以内。 2.2 发挥部分 制作功率放大电路,对数字均衡后的输出信号v3进行功率放大,要求末级功放管采用分立的大功率MOS晶体管。 (1)当输入正弦信号vi电压有效值为5mV、功率放大器接8?电阻负载时,要求输出功率≥10W,输出电压波形无明显失真。 (2)功率放大电路的-3dB通频带为20Hz~20kHz,且功率放大电路效率≥60%。 本设计完全达到这些指标: 基于FPGA和51单片机的信号源 一、任务 设计制作一个正弦信号发生器。 二、要求 1、基本要求 (1)正弦波输出频率范围:1kHz~10MHz; (2)具有频率设置功能,频率步进:100Hz; (3)输出信号频率稳定度:优于10-4; (4)输出电压幅度:在负载电阻上的电压峰-峰值Vopp≥1V; (5)失真度:用示波器观察时无明显失真。 2、发挥部分 (1)增加输出电压幅度:在频率范围内负载电阻上正弦信号输出电压的峰-峰值Vopp=6V±1V; (2)产生模拟幅度调制(AM)信号:在1MHz~10MHz范围内调制度ma可在10%~100%之间程控调节,步进量10%,正弦调制信号频率为1kHz,调制信号自行产生; (3)产生模拟频率调制(FM)信号:在100kHz~10MHz频率范围内产生10kHz最大频偏,且最大频偏可分为5kHz/10kHz二级程控调节,正弦调制信号频率为1kHz,调制信号自行产生; (4)产生二进制PSK、ASK信号:在100kHz固定频率载波进行二进制键控,二进制基带序列码速率固定为10kbps,二进制基带序列信号自行产生; (5)其他。 本设计完成了所有以上要求: 基于FPGA的FFT算法设计与实现 该算法可以用来做失真度分析仪、音频信号分析仪、正弦参数测量仪。 方案一:采用ARM(Advance RISC Microcontroller)处理器,ARM具有一定的数字信号处理能力,可现实FFT算法且能实现很好的人机交互界面,但运算速度相对较慢。 方案二:采用FPGA+单片机的系统方案。选用大规模可编程逻辑器件实现FFT算法,运算速度快,可实现实时分析。用单片机进行控制及数据分析和人机交互界面。 方案三:该方案采用凌阳16单片机SPCE061为核心控制器件,该芯片具有DSP(Digital Signal Processor)功能可以实现音频信号频谱分析。 方案四:采用DSP+单片机系统方案。采用DSP芯片可较易实现FFT算法,编程相对简单,由单片机实现控制及人机交互。 方案选择:方案一实现FFT较易但运算速度较慢且对ARM处理器不了解,方案二运算速度快但成本较高、编程工作量大,方案三成本低但运算速度慢且需外加存储器,方案四速度快、编程较简单但DSP专用芯片难以购买,价格昂贵。以上四种方案均可达到题目要求,考虑到运算速度及自身能力,决定采用方案二。 本设计的所有资料: 基于51单片机的宽带放大器 一、任务 设计并制作一个宽带放大器。 二、要求 1.基本要求

文档评论(0)

hhg35bbb + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档