(数字电子技术复习参考1.docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(数字电子技术复习参考1

数字电子技术复习题 填空题: 1、(65.312)10转换成二进制数为__1000001.010011________,转换成八进制数为_____101.23_____,转换成十六进制数为____ 41.4C _______,转换成8421BCD码为 _001100010010_____________________。 2、随机存储器一般由 存储矩阵_、____地址译码____和_输入/输出控制电路 三部分组成。 3、半导体存储器可以分为RAM和ROM。按照存储机理不同,RAM可以划分为 SRAM 和 DRAM 。 4、A/D转换器的主要技术指标有 转换精度 和 转换速度 。 5、倒T型电阻网络D/A转换电路N=8,基准电压UREF=5V,其最大输出电压约为__4.98V__________。 6、一般地说,有N个输入变量的逻辑函数就应有 2N 个不同的变量组合。 7、A/D转换器的一般工作过程包括___取样(采样)、___保持____、_量化___和____ _编码_______4个过程。 8、256K*4存储系统具有 2M 个存储单元,至少需要 18 根地址线, 8 根数据线。 9. 数制转换: (8F)16 = ( 143 )10= ()2 = ( 217 )8。 (3EC)H = ( 1004 )D,(2003) D = (11111010011)B = ( 3723)O。 10. 有一数作为自然二进制数时,它相当于十进制数 147 ,作为8421BCD码时,它相当于十进制数 93 。 11. 已知某函数,该函数的反函数 = 12. 如果对键盘上108个符号进行二进制编码,则至少要 7 位二进制数码。 13. 在TTL门电路的一个输入端与地之间接一个10K?电阻,则相当于在该输入端输入 高 电平;在CMOS门电路的输入端与电源之间接一个1K?电阻,相当于在该输入端输入 高 电平。 14.TTL电路的电源电压为 5 V, CMOS电路的电源电压为 3—18 V 。 15. 74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出 应为 。 16. 一个10位地址码、8位输出的ROM,其存储容量为 8K 或213 。 17.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。该ROM有 11 根地址线,有 16 根数据读出线。 18 .能够实现“线与”的TTL门电路叫 OC门 ,能够实现“线与”的CMOS门电路叫 OD门。 二、 用公式法将逻辑函数化简为最简与或表达式 1、(公式法) 2、F=AB+AD+A +C+BD +ACEP+E+ED =A+C+BD+E 3、(公式法) 4、(公式法) 5、(卡诺图法) (先将表达式展开成为一般与或表达式(1分)) 6、(卡诺图法) 三、用4选1数据选择器实现如下逻辑函数。 解:(1)、将逻辑函数展开成最小项之和的形式:(3分) (2)、令B、C分别接至数据选择器的地址端B、A,与4选1数据选择器的逻辑表达式比较得 D0=A D1=1 D2=A D3=0 (3)、图解 或:令A、B分别接至数据选择器的B、A 五、分析题 1.试分析如图所示电路的功能,其初始状态均为零。 解:(1)、此电路为由三个JK触发器构成的异步时序逻辑电路 (2)、列方程 CP时钟方程:, (1分) 驱动方程: (3分) JK触发器的特性方程: 状态方程: (3)状态转换表 (4)画状态转换图 此电路为能自启动的异步5进制加法计数器 2.如图逻辑电路,已知CP为连续脉冲,是画出Q1,Q2 波形。 3

文档评论(0)

lisuf331 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档