2.集成电路CAD-MOS工艺讲解.ppt

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2.集成电路CAD-MOS工艺讲解

1 * dual-well approach uses both n- and p- wells grown on top of a epitaxial layer(using trench isolation areas of SiO2) 1 * 13 13 13 13 13 13 13 13 13 8 1 * 14 14 14 14 14 14 14 14 14 1 * 15 15 15 15 15 15 15 15 15 9 1 * 17 17 17 17 17 17 17 17 17 11 1 * 18 18 18 18 18 18 18 18 18 12 1 * 19 19 19 19 19 19 19 19 19 1 * 20 20 20 20 20 20 20 20 20 13 1 * Polysilicon gate is patterned before source and drain are created – thereby actually defining the precise location of the channel region and the locations of the source and drain regions. This allows for very precise positioning of the source and drain relative to the gate. Note that can’t completely stop lateral diffusion – accounts for difference between drawn transistor dimensions and actual ones 1 * 21 21 21 21 21 21 21 21 21 14 1 * 22 22 22 22 22 22 22 22 22 15 1 * 23 23 23 23 23 23 23 23 23 1 * 24 24 24 24 24 24 24 24 24 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * 1 * * 2.P阱光刻: 涂胶 腌膜对准 曝光 光源 显影 * * 硼掺杂(离子注入) 刻蚀(等离子体刻蚀) 去胶 P+ 去除氧化膜 P-well 3.P阱掺杂: * * 离子源 高压 电源 电流 积分 器 离子束 * 掩膜2: 光刻有源区 有源区:nMOS、PMOS 晶体管形成的区域 P+ N+ N+ P+ N-Si P-well P-well P-well 淀积氮化硅 光刻有源区 场区氧化 去除有源区氮化硅及二氧化硅 SiO2隔离岛 * 有源区 deposited nitride layer 有源区光刻板 N型p型MOS制作区域 (漏-栅-源) * P-well 1. 淀积氮化硅: 氧化膜生长(湿法氧化) P-well 氮化膜生长 P-well 涂胶 P-well 对版曝光 有源区光刻板 2. 光刻有源区: * P-well 显影 P-well 氮化硅刻蚀去胶 3. 场区氧化: P-well 场区氧化(湿法氧化) P-well 去除氮化硅薄膜及有源区SiO2 * 掩膜3: 光刻多晶硅 P-well 去除氮化硅薄膜及有源区SiO2 P-well P+ N+ N+ P+ N-Si P-well 栅极氧化膜 多晶硅栅极 生长栅极氧化膜 淀积多晶硅 光刻多晶硅 * P-well 生长栅极氧化膜 P-well 淀积多晶硅 P-well 涂胶光刻 多晶硅光刻板 P-well 多晶硅刻蚀 * 掩膜4 :P+区光刻 1、P+区光刻 2、离子注入B+,栅区有多晶硅做掩蔽, 称为硅栅自对准工艺。 3、去胶 P-well P+ N+ N+ P+ N-Si P-well P-well P+ P+ * P-well P+ P-well P+ P+ 硼离子注入 去胶 * 掩膜5 :N+区光刻 1、N+区光刻 2、离子注入P+,栅区有多晶硅做掩蔽, 称为硅栅自对准工艺。 3、去胶 P-well P+ N+ N+ P+ N-Si P-well P-well P+ P+ N+ N+ * P-well N+ P-well P+ P+ 磷离子注入 去胶 P+ P+ N+ N+ * 掩膜6 :光刻接触孔 1、淀积PSG. 2、光刻接触孔 3、刻蚀接触孔 P-well P+ N+ N+ P+ N-Si

您可能关注的文档

文档评论(0)

000 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档