网站大量收购独家精品文档,联系QQ:2885784924

BIST简介专用课件.pptVIP

  1. 1、本文档共29页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
BIST简介专用课件

内建自测试(BIST) 主讲内容 BIST概念介绍 BIST测试向量生成 BIST体系结构 BIST应用举例 BIST介绍 BIST研究的提出:降低成本、可靠要求 BIST的概念:使用部分电路测试电路本身 BIST的分类: BIST介绍 TPG generates pseudo – random test vectors Input Isolation Circuitry isolates the normal system inputs from the CUT Output Response Analyzer performs polynomial division for test data compaction (signature analysis) BIST优点 减少输入输出引脚 可重复测试 不需要大量的测试图形产生 减少测试时间 执行全速测试 在生产时就执行测试 BIST带来的问题 面积开销 性能缺失 故障覆盖率 易于实现 支持系统级测试 提供诊断能力 BIST实现技术分类 基于存储向量的测试产生 微指令支持 测试向量存储在ROM中 硬件算法产生测试向量 计数器 线性移位反馈寄存器(LFSR) 细胞自动机(CA) LFSR(线性反馈移位寄存器) LFSR(线性反馈移位寄存器) 产生的函数可用下列多项式表示: 对于外接型电路,按下式生成的序列: LFSR(线性反馈移位寄存器) 初始值: C1=1,C2=0,C3=0,C4=1 A1=0,A2=0,A3=0,A4=1 Cellular Automata (CA) 线性CA(冯诺依曼邻或称3-邻) Rule 90 xi(t+1) = xi-1(t) ? xi+1(t) Rule 150 xi(t+1) = xi-1(t) ? xi(t) ? xi+1(t) CA规则表 零边界CA 周期边界CA LFSR VS CA BIST 测试向量生成 加权伪随机测试 被测电路输入端取“1”的概率即为权值。 保障故障覆盖率的前提下压缩测试长度。 改变输入端“0”,“1”的概率以使得故障更容易出现。 影响权值的因素:输入端在内部电路中所关联的逻辑单元数量来计算。 加权逻辑的实现: 随机不可测故障 加权逻辑的实现 每个寄存器 原始输出的 权值为1/2 BIST 测试向量生成 穷举测试 提供所有可能输入组合 实现完整的功能测试 100%可能的故障覆盖率 大量的输入引脚给电路 带来很大测试时间和 硬件的开销 BIST 测试向量生成 伪穷举测试生成 逻辑分段 锥分段 敏化路径分段 (4-2)-CUT 物理分段 Pseudoexhaustive test - 1. Pseudoexhaustive - exhaustive on submodule and pseudoexhaustive on CUT 2. Partition the CUT into several smaller submodules 3. as 1 in the slide 4. as 2 in the slide 5. give a example for a 40-input circuit, the testing time is 2**40 or 100,000 seconds on 10MHz test clock. If the circuit is partitioned into 10 subcircuits and each have 20 inputs, the testing time is only 1 second. 6. However, partition is a difficult task. Most research emphasize on the partitioning algorithm. “X” 问题 未知逻辑值“X”会对MISR中的异或逻辑产生影响,造成对MISR特征的损害 未知逻辑值“X”产生的原因: 三态总线竞争,没有初始化的非扫描触发器,RAM存储,无驱动的原始输入,组合环。 BIST体系结构之BILBO STUMPS 结构 BIST 应用案例 * * 测试的形式 离线测试 在线测试 功能 结构 并发 非并发 Test Controller System Board Test Controller Board Test Controller Board Tes

文档评论(0)

dart004 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档