- 1、本文档共100页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
何宾2008.10
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 可编程逻辑器件设计方法 ● Xilinx公司FPGA器件-Virtex-5系列 利用内置式PCIe端点和以太网MAC模块提高面积效率 ; 更加灵活的时钟管理管道(Clock Management Tile)结合了用于进行精确时钟相位控制与抖动滤除的新型PLL和用于各种时钟综合的数字时钟管理器(DCM); 采用了第二代sparse chevron封装,改善了信号完整性,并降低了系统成本; 增强了器件配置,支持商用flash存储器,从而降低了成本。 第二章 可编程逻辑器件设计方法 ● Xilinx公司PROM器件-概述 Xilinx公司的Platform Flash PROM能为所有型号的Xilinx FPGA提供非易失性存储。全系列PROM的容量范围为1Mbit到32Mbit,兼容任何一款Xilinx的FPGA芯片,具备完整的工业温度特性( 到 ),支持IEEE1149.1所定义的JTAG边界扫描协议。 PROM芯片可以分成3.3V核电压的 系列和1.8V核电压的 系列两大类,前者主要面向底端引用,串行传输数据,且容量较小,不具备数据压缩的功能;后者主要面向高端的FPGA芯片,支持并行配置、设计修订(Designing Revisioning)和数据压缩(Compression)等高级功能,以容量大、速度快著称,其详细参数如表2-18所示。 第二章 可编程逻辑器件设计方法 ● Xilinx公司PROM器件-概述 第二章 可编程逻辑器件设计方法 XCFXXS系列包含XCF01S、XCF02S和XCF04S(容量分别为:1Mb、2Mb和4Mb),其共同特征有3.3V核电压,串行配置接口以及SOIC封装的VO20封装。 内部控制信号、数据信号、时钟信号和JTAG信号的整体结构如图2-19所示。 ● Xilinx公司PROM器件- XCFXXS系列 第二章 可编程逻辑器件设计方法 XCFXXP系列有XCP08P、XCF16P和XCF32P(容量分别为:8Mb、16Mb和32Mb),其共同特征有1.8V核电压、串行或并行配置接口、设计修订、内嵌的数据压缩器、FS48封装或VQ48封装和内嵌振荡器。 内部控制信号、数据信号、时钟信号和JTAG信号的整体结构如图2-20所示,其先进的结构和更高的集成度在使用中带来了极大的灵活性。 ● Xilinx公司PROM器件- XCFXXP系列 第二章 可编程逻辑器件设计方法 ● Xilinx公司PROM器件- XCFXXP系列 第二章 可编程逻辑器件设计方法 值得一提的是 系列设计修正和数据压缩这两个功能。设计修订功能在FPGA加电启动时改变其配置数据,根据所需来改变FPGA的功能,允许用户在单个PROM中将多种配置存储为不同的修订版本,从而简化FPGA配置更改,在FPGA内部加入少量的逻辑,用户就能在PROM中存储多达4个不同修订版本之间的动态切换。数据压缩功能可以节省PROM的空间,最高可节约50%的存储空间,从而降低成本,是一项非常实用的技术。当然如果编程时在软件端采用了压缩模式,则需要一定的硬件配置来完成相应的解压缩。 ● Xilinx公司PROM器件- XCFXXP系列 第二章 1、说明可编程逻辑器件的两个基本部分。 2、说明可编程逻辑器件的不同分类方法。 3、说明CPLD的工作原理。 4、说明FPGA的工作原理。 5、说明FPGA和CPLD的主要区别。 6、说明在使用FPGA/CPLD进行设计时,芯片选择的原则。 7、说明Xilinx的主要产品,并举例说明其中一款产品的性能和优势。 第2章 习 题 * * * * * * * * * * * * * * * * * * * * * * * * 可编程逻辑器件设计方法 ● Xilinx公司CPLD器件- CoolRunner-II性能 第二章 可编程逻辑器件设计方法 ● Xilinx公司CPLD器件- CoolRunner-II性能 第二章 可编程逻辑器件设计方法 CoolRunner XPLA3 先进构架特性体现在具有直接输入寄存器路径,多时钟、JTAG 编程、5V耐压的 I/O 和一个完整的 PLA 结构。这些增强性能提供了高速度和最灵活的逻辑分配,从而具有了无需改变管脚即可修改设计的能力。
文档评论(0)