网站大量收购独家精品文档,联系QQ:2885784924

超大规模集成电路设计方法学实验标准答案B2014集成11.docVIP

超大规模集成电路设计方法学实验标准答案B2014集成11.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
超大规模集成电路设计方法学实验标准答案B2014集成11

(答案要注明各个要点的评分标准) 一、设计题(50分) 在AES密码算法中,将字节{b7b6b5b4b3b2b1b0}看成是系数在{0,1}上的多项式:b7x7+b6x6+b5x5+b4x4+b3x3+b2x2+b1x+b0,两个字节的乘积定义为其对应多项式的模乘,即:设a、b为两个字节,其对应的多项式为a(x)、b(x),令 c(x)=a(x)·b(x) mod m(x) 其中m(x)=x8+x4+x3+x+1,则c(x)所对应的字节c就定义为字节a、b的乘积,记为c=a·b。在上述计算c(x)过程中涉及到的多项式乘法和除法按普通的多项式乘法和除法运算法则进行,而多项式加法和减法则定义为对应项系数异或。 设a为任一字节,{09}是字节的16进制表示,试给出用硬件实现{09}·a的方法,画出电路结构图,并建立其RTL Verilog模型。 解:根据字节乘法的定义,下列公式成立: {09}·a =({08}·a)^a=({02}·({02}·({02}·a))) ^a 由此可见,可以将{09}·a转换为{02}·a实现。而{02}·a可用下列方法实现:若a的最高位a7=0,则{02}·a等于字节a逻辑左移1位的结果;若a的最高位a7=1,则{02}·a等于字节a逻辑左移1位的结果再与字节{1b}做异或。 ---10分 根据上述算法,可以得到实现{09}·a的电路结构图如下: ---10分 根据上述电路结构图,建立{09}·a的RTL Verilog模型如下: module byte09(a,a09); output[7:0] a09; input[7:0] a,; wire [7:0] a02,a04,a08; byte02 byte02_0(a,a02); byte02 byte02_1(a02,a04); byte02 byte02_2(a04,a08); assign a09=a08^a; endmodule module byte02(a,a02); output[7:0] a02; input[7:0] a; wire [7:0] b,c; assign b={a[6:0],1b0}; assign c=b^{8h1b}; assign a02=(a[7]==0)? b:c; endmodule ---30分 二、仿真题(50分,仿真结果需主考教师现场确认) 对第一题中建立的{09}·a的RTL Verilog模型进行功能仿真。要求设计测试文件,对所设计的{09}·a的RTL Verilog模型进行全面的功能测试;将设计文件和测试文件输入Modelsim仿真工具,进行编译和功能仿真,并按如下表格形式记录仿真结果。 序号 输入a 输出{09}·a 仿真结果是否正确 1 2 3 4 5 6 7 8 解:Verilog测试文件如下: `timescale 1ns / 1ns module byte09_tb; wire [7:0] a09; reg [7:0] a; reg clk; byte09 byte09(a,a09); //clock generation initial clk = 1; always #50 clk = ~clk; //start test initial begin #20 a=8haa; #100 a=8h55 #100 a=8h97; #100 a=8h04; #100 a=8h05; #100 a=8h06; #100 a=8h07; #100 a=8h08; #200 $finish; end endmodule ---30分 将上述设计文件和测试文件输入Modelsim仿真工具,进行编译和功

文档评论(0)

taotao0c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档