DSP完整第8章.pptVIP

  1. 1、本文档共32页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP完整第8章

第8章 模数转换(ADC)模块 8.1 ADC模块特性 8.2 ADC模块概述 8.3 ADC时钟预定标 8.4 ADC校准 8.5 ADC控制寄存器 8.6 ADC转换时间 8.7 ADC转换应用实例 作业:40)2407ADC的精度或分辨率是多少 41)ADC模块的基本组成 42) 8.1 ADC模块特性 1)带有采样保持功能的16个/8个通道的10位ADC电路; 3)各个通道的转换顺序可以由自动排序控制寄存器决定,一次可以执行16个通道的自动转换,每次转换的具体通道由编程决定; 4)具有两个独立的8通道的排序器(SEQ1和SEQ2),可以独立工作在双排序模式,也可工作在级连模式(可选择16通道的连续工作模式); 5)在给定的排序模式下,通过4个排序控制寄存器(CHSELSEQx)来决定各个模拟通道的转换顺序; 6)可以独立访问用来存储结果的结果寄存器(RESULT0-RESULT15); 2)转换时间(采样+保持+转换)为2407A:375ns/2402:425ns; 8.1 ADC模块特性 8)采样/保持时间有单独的预定标控制; 10)有多个触发源可以启动ADC转换: 软件:软件立即启动,使用ADC控制寄存器的SOCSEQn位; EVA启动(比较匹配、周期匹配、下溢、捕获事件); EVB启动(比较匹配、周期匹配、下溢、捕获事件); ADC的SOC引脚启动(与XINT2引脚复用)。 9) EVA和EVB可分别独立地触发SEQ1和SEQ2(仅在双排序时); 7)LF240x的ADC具有标定和自测试功能,而LF240xA的则没有此功能; ADC的功能寄存器(25个) ADCTRL1/2:ADC控制寄存器1.2(2个) MAXCONV:最大转换通道数寄存器(1个) CHSELSEQ1-4:通道选择排序控制寄存器1-4(4个) AUTO-SEQ-SR:自动排序状态寄存器(1个) RESULT0-15:结果缓冲寄存器0-15(16个) CALIBRATION:校准寄存器(1个) 8.1 ADC模块特性 8.2 ADC模块概述 8.2.1 自动排序器的工作原理 ADC具有两个独立的最多可选择8个通道的排序寄存器(SEQ1和SEQ2),这两个排序器既可独立工作,也可级连在一起构成16通道的排序器SEQ。 ADC模块可以对一个序列转换进行自动排序。对于每个通道,可通过多路选择器来选择。转换结果自动保存在与该通道对应的结果寄存器(RESULTx)中。 8.5 ADC控制寄存器 8.5.1 ADC控制寄存器1(ADCTRL1) :地址70A0h STEST ENA HI/LO BRG ENA CAL ENA SEQ CASE INT PR1 CONT RUN CPS 0 1 2 3 4 5 6 7 ACQ_PS0 ACQ_PS1 ACQ_PS2 ACQ_PS3 FREE SOFT RESET - 8 9 10 11 12 13 14 15 位14:为复位位。为0时对ADC模块无影响;为1时复位ADC模块 位13-12:决定仿真悬挂时ADC的工作情况。 位11-8:采样时间选择位。该4位的取值越大,则采样时间窗口就越大。 位7:为转换时钟预定标位,决定了ADC转换逻辑时钟的预定标。为0时,对CPU时钟1分频;为1时,对CPU时钟2分频。 位5:为ADC中断请求优先级位。为0为高优先级;为1为低优先级。 位4:为级连排序器工作方式位。为0时是双排序模式;为1时是级连模式。 位6:转换方式控制位。决定排序器处于连续转换模式还是启动/停止模式。为0时为启动/停止模式;为1时为连续转换模式。 位3:为偏差校准使能位。为0禁止校准模式;为1使能校准模式 位2:为参考电压选择位。为0时,满的参考电压接到ADC输入;为1时,参考电压的中点接到ADC输入。 位1:参考电压VREFHI和VREFLO选择位。为0时,用VREFLO作为ADC的输入;为1时,用VREFHI作为ADC的输入。 位0:是自动测试使能位。为0禁止自动测试;为1允许自动测试。 可控制ADC是否复位,采样时间窗预定标,转换时钟预定标,转换工作模式,中断优先级,排序器是否级联,是否偏差校准,是否自测试等。 8.5 ADC控制寄存器 8.5.2 ADC控制寄存器2(ADCTRL2) :地址为70A1h EVB SOC SEQ2 INT FLAG SEQ2 INT ENA SEQ2(mode0) INT ENA SEQ2(mode1) SE

文档评论(0)

118books + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档