- 1、本文档共30页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子设计自动化 北京信息科技大学 光电信息与通信工程学院 绪 论 什么是EDA技术? 问题的提出 传统的数字系统设计方法 现代的数字系统设计方法 实例演示:电子秒表电路的设计 关于课程 什么是EDA技术? EDA(Electronic Design Automation,电子设计自动化) 是在计算机的辅助下完成电子产品设计的一种先进的硬件设计技术! 是立足于计算机工作平台开发出来的一整套先进的设计电子系统的软件工具。 EDA技术的范畴 问题的提出 设计一个电子秒表电路,使之完成以下功能: 按0.01s的步长进行计时; 具有异步清零和启动/停止计数功能; 并用数码管显示其秒高位、秒低位,百分秒高位、百分秒低位。 为便于显示,秒和百分秒信号均采用BCD码计数方式。 问题的提出(续) 输入信号: clk:系统时钟信号,f=50MHz; clr:异步清零信号,负脉冲有效; startstop:启/停信号,负脉冲有效。 输出信号: dsec[6..0]:驱动数码管,显示秒高位; sec[6..0]:驱动数码管,显示秒低位; cn:分钟的进位信号,接发光二极管,高有效; secd[6..0]、secm[6..0] 分别显示百分秒高位和百分秒低位。 解决方案1——传统的数字系统设计方法 1. 根据设计要求划分功能模块; 2. 确定输入和输出的关系,画出真值表; 3. 由真值表写出逻辑表达式; 4. 利用公式或卡诺图进行人工化简; 5. 根据化简后的逻辑表达式画出电路原理图; 6. 在面包板上进行实验,验证电路的正确性; 7. 若无错误,再设计PCB图; 8. 检查后送制板厂制板; 9. 对PCB板进行安装、调试,若有大的错误,修改设计,重复以上过程,重新制板。 传统的数字系统设计方法的缺点 解决方案2——现代的数字系统设计方法 首先在计算机上安装EDA软件,它们能帮助设计者自动完成几乎所有的设计过程;再选择合适的PLD芯片,可以在一片芯片中实现整个数字系统。 现代的数字系统设计方法(续1) 1.根据设计要求划分功能模块 2. PLD开发(利用EDA工具) (1)设计输入:采用硬件描述语言(HDL),用条件语句或赋值语句表示输入和输出的逻辑关系,将整个程序输入到计算机中; (2)设计的编译:EDA工具可自动进行逻辑综合,将功能描述转换为门级描述,或转换成具体PLD的网表文件,将网表文件自动适配到具体芯片中进行布局布线; (3)功能仿真和时序仿真; (4)编程下载到实际芯片中,在实验台上进行验证; (5)在每一阶段若有问题,可在计算机上直接修改设计,重复以上过程。 现代的数字系统设计方法(续2) 3. 设计包含PLD芯片的电路板 (1)在计算机上利用EDA软件画电路原理图; (2) 进行电气规则检查无误后,自动生成网表文件; (3) 利用EDA软件画PCB图,自动布线; (4) 自动进行设计规则检查,无误后输出文件,制板。 实例演示 :电子秒表电路的设计 假设系统时钟为50MHz, PLD器件为EP1S10F780C6。 设计思路——采用自顶向下的设计方法: 需要两个分频器,将50MHz分频为10KHz,将10KHz分频为100Hz; 需要一个BCD码计数器,可分别对秒和百分秒位循环计数; 需要一个译码器,将BCD计数器的输出译码为7段显示器的7段输入。 系统功能框图 采用ISE软件的PLD设计 详细步骤 第1步:在资源管理器下创建一个工作目录second。 第2步:启动ISE,执行菜单命令“ File New Project ”,创建一个工程,工程名为second。 若要打开一个已有的工程,则执行“ File Open Project …”命令。 第3步:设计子模块 (1)执行菜单命令“ Project New Source”,新建一个文本文件clkdiv100 .v,采用Verilog HDL语言描述; (2)存盘; (3)执行 “Synthesis – XST”下面 “Check Syntax”,对其进行语法检查。 子模块设计——100分频器 [模块1] 10KHz到100Hz的分频电路(采用Verilog HDL语言描述) 子模块设计——100分频器(续) else if (count[6:0]==99) begin clkout=1; // clkout只在计数值为99时为1 count[6:0]=0; end else begin clkout=0; // clkout在其他时候都为0
您可能关注的文档
最近下载
- 大学计算机(西安交通大学)中国大学MOOC 慕课 章节测验 期末考试答案.docx
- 血液透析充分性及影响因素护理课件.pptx
- 全国青少年编程等级考试-Python一级必备考试题库(附答案).docx
- 【智慧树】【知到】大学生劳动就业法律问题解读(2024必威体育精装版版) 章节测试答案.docx VIP
- 江西省上进联考2024-2025学年高三上学期11月期中调研测试 数学 PDF版含解析.pdf
- 俯卧位通气护理ppt课件.pptx
- 幼儿园课件老鼠今天真快乐.ppt
- 《中外历史纲要》上 第14课 清朝的鼎盛与危机 ( 教学设计).docx VIP
- 解决方案经理岗位面试题及答案(经典版).pdf VIP
- 定向钻(拉管)施工方案.doc
文档评论(0)