数字电路与逻辑设计复习题.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电路与逻辑设计复习题

数字电路与逻辑设计复习题 一、填空题 1.将十进制数转换成等值的二进制数、八进制数、十六进制数。(23.375)10=( )2=( )8=( )16 2.十进制数74的余3BCD码是 。 3.逻辑函数的对偶式和反演式(用反演规则)分别为: 对偶式: ; 反演式: ; 4.若采用奇较验方式,信息码为1000101的校验码为 。 5.若采用偶较验方式,信息码1101101校验位为 。 6.钟控RS触发器的特征方程是 ,约束条件是 。 7.同步RS触发器的特性方程为Qn+1=_______ _____;约束方程为       。 8.四位同步二进制加法计数器的初始状态为Q3Q2Q1Q0=1101,经过3个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 。 9.触发器有 个稳态,存储8位二进制信息要 个触发器。 10.四位同步二进制减法计数器的初始状态为Q3Q2Q1Q0=1101,经过5个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 。 11.OC门称为 门,多个OC门输出端并联到一起可实现 功能 12.三态门的三种可能的输出状态是 、 、 。 13.具有16位地址码可同时存取8位数据的RAM集成片,其存储容量为 。 14.具有13位地址码可同时存取8位数据的RAM集成片HM6264,其存储容量为 。 15.常用的脉冲单元电路有       、 、 和 。 16.(2008)10=( )余3BCD。 17.若,则: , 。 18数字电路按照是否有记忆功能通常可分为 和 两类。 19.74LS00是 类型的门电路,CC4069是 类型的门电路。(选择填TTL或CMOS) 20.一数据选择器,A1A0为地址信号,D1=1,D2=1,D0=D3=C;当A1A0=01时,F= ;当A1A0=10时,输出F= 。. 全加器 C. 移位寄存器 D. 计数器 2.下列四个数中最大的数是( ) A.(198)10 B.(001010000010)8421BCD C.2 D.(AF)16 3.下图所示是( )触发器的状态图。 A. SR B. T C. D D. Tˊ 4.在下列逻辑电路中,不是组合逻辑电路的是( )。 A.全加器 B.译码器 C.寄存器 D.编码器 5.某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要( )个触发器。 A.31500 B.60 C.525 D.10 6.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容( )。 A.全部改变 B.全部为0 C.不可预料 D.保持不变 7.函数F= +AB转换成或非或非式为A. B. C. D. 8. 逻辑函数的表示方法中具有唯一性的是( )。 A .真值表 B.表达式 C.逻辑图 D.卡诺图 9.对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号 应为( ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 10.同步计数器和异步计数器比较,同步计数器的显著优点是 。 A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。 11.个变量的逻辑函数应该有最小项A.2n个B.n2个 C.2n个 D. (2n-1)个 ABCD取值组合为 A.0000 B

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档