- 1、本文档共19页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
专题三:系列检测器及系列脉冲发生器设计讲述
专题三:系列脉冲检测器及系列脉冲发生器 一、教学内容:系列脉冲检测器及系列脉冲发生器 二、教学目的及要求: 1、掌握VHDL语言的基本结构及编程思想。 2、掌握系列脉冲检测器及系列脉冲发生器的设计方法。 三、授课课时:4课时 设计要求: 1、设计一个8位系列脉冲检测器。 要求所检测系列可预置,检测到与预置的系列码相同的系列,输出“A”,否则输出“B”。 2、设计一个系列脉冲发生器。所产生的系列可以预置。 (并行--串行数据转换) (脉冲发生器) 一、系列脉冲检测器 一、系列脉冲检测器 一、系列脉冲检测器 二、系列脉冲发生器设计(串行输出) * 比较器(将接受到的DIN,在clk控制下与D[I]进行比较,只有在 连续8个时钟下比较的结果均相同,则输出“A”。 D[7..0] DIN(串行码输入) CLK AB 方法一: 思考:假如时钟不同,DIN和D[7..0]不变,检测结果还相同吗? 方法一参考程序: LIBRARY ieee; USE ieee.std_logic_1164.all; USE ieee.std_logic_unsigned.all; ENTITY xljcq IS PORT( clk,clr,din : IN STD_LOGIC; D: in std_logic_vector(7 downto 0); ab : out std_logic_vector(3 downto 0)); END xljcq; ARCHITECTURE a OF xljcq IS signal Q: integer range 0 to 8; --记录比较的次数 BEGIN process(clk,clr) begin if clr=‘1’ then Q=0; elsif clkevent and clk=1 then case Q is when 0= if din=D(7) then Q=1; else Q=0; end if; when 1= if din=D(6) then Q=2; else Q=0; end if; when 2= if din=D(5) then Q=3; else Q=0; end if; when 3= if din=D(4) then Q=4; else Q=0; end if; when 4= if din=D(3) then Q=5; else Q=0; end if; when 5= if din=D(2) then Q=6; else Q=0; end if; when 6= if din=D(1) then Q=7; else Q=0; end if; when 7= if din=D(0) then Q=8; else Q=0; end if; when others= Q=0; end case; End if; End process; Process(Q) Begin if Q=8 then AB=“1010”; else AB=“1011”; end if; End process; End a; 仿真结果: 可预置系列码存储单元 比较器(将接受到的DIN,在clk控制下与D[I]进行比较,只有在 连续8个时钟下比较的结果均相同,则输出“A”。 D[7..0] LOAD DIN(串行码输入) CLK AB 方法二: QQ 方法二参考程序: LIBRARY ieee; USE ieee.std_logic_1164.all; USE ieee.std_logic_unsigned.all; ENTITY xljcq IS PORT( clk,clr,din,load : IN STD_LOGIC; DD: in std_logic_vector(7 downto 0); ab : out std_logic_vector(3 downto 0)); END xljcq; ARCHITECTURE a OF xljcq IS signal Q: integer range 0 to 8; signal D: std_logic_vector(7 downt
文档评论(0)