典型组合逻辑电路.docVIP

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
典型组合逻辑电路

第5章 组合逻辑电路应用 习题5 5.1 设计一个10线-4线编码器,输出为8421BCD码。 5.2 试用2片8线-3线优先编码器74148,设计一个10线-4线优先编码器。连接时允许附加必要的门电路。 5.3 试分析图P5.3所示电路的功能(74148为8线-3线优先编码器)。 5.4 分析图P5.4所示电路的功能。 5.5 用2片3线-8线译码器74138,组成4线-16线译码器。 5.6 某一个8421BCD码七段荧光数码管译码电路的e段部分出了故障,为使数码管能正确地显示0~9十种状态,现要求单独设计一个用与非门组成的e段译码器。已知共阳极数码管如图P5.6所示。 5.7 分析图P5.7所示电路的功能(74148为8线-3线优先编码器)。 5.8 画出用两片4线-16线译码器74154组成5线-32线译码器的接线图。图P5.8是74154的符号,SA和SB是两个控制端(亦称片选端),译码器工作时应使SA和SB同时为低电平,当输入信号A3A2A1A0为0000到1111共16种状态时,输出端从Y0到Y15依次给出低电平输出信号。 5.9 设计一个编码转换器,将三位2进制码转换为循环码。 5.10 某医院的某层有个病房和一个大夫值班室,每个病房有一个按扭,在大夫值班室有一优先编码器电路,该电路可以用数码管显示病房的编码。各个房间按病人病情严重程度不同分类,1号房间病人病情最重,号房间病情最轻。试设计一个呼叫装置,该装置按病人的病情严重程度呼叫大夫,若两个或两个以上的病人同时呼叫大夫,则只显示病情最重病人的呼叫。 5.Y0、Y1、Y2输出,在同一时间只能有一个信号通过。如果同时有两个以上信号出现时,应首先接通火警信号,其次为盗警信号,最后是日常业务信号。试按照上述轻重缓急设计该信号控制电路。要求用集成门电路7400(每片含4个2输入端与非门)实现。 5.12 试用一片3线-8线译码器T3138,实现下列逻辑函数(可使用必要的门电路): (1) (2) (3) 5.13 用4路数据选择器实现下列函数: (1) (2) (3) (4) 5.14 用8路数据选择器实现下列函数: (1) (2) (3) 5.15 将四选一数据选择器,扩展为16选一数据选择器。 5.16 用3线-8线译码器74138和8选1数据选择器74151和少量与非门实现组合逻辑电路。当控制变量C2C1C0=000时,F=0;C2C1C0=001时,F=ABC;C2C1C0=010时,F=A+B+C;C2C1C0=011时,F=;C2C1C0=100时,F=;C2C1C0=101时,F=;C2C1C0=110时,F=AB+AC+BC;C2C1C0=111时,F=1。画出电路图。 5.17 分析图P5.17所示电路的工作原理,说明电路的功能。 5.18 利用3线-8线译码器74138设计一个一位全加器。 5.19 用4位加法器T1283和必要的门电路,实现4位减法器。 5.20 试用一片3线-8线译码器74138和两个四输入与非门构成一位全减器。 5.21 试用3个一位全加器实现下列逻辑函数; (1) (2) 5.22 已知输入为8421码2-10进制数,要求当输入小于5时,输出为输入数加2,当输入大于、等于5时,输出为输入数加4。试用一片中规模集成4位2进制全加器74LS283(如图P5.22所示)及与或非门、非门实现电路。请画出逻辑图。 5.23 试用一片4位2进制全加器74LS283将余3码转换成8421码。 5.1 解:设输入,…分别表示十进制数码9,8…0,输出,,,分别表示8421码的4个二进制位。输入低电平有效的编码器真值表如下: 数码 0 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 1 0 1 0 0 0 1 2 1 1 1 1 1 1 1 0 1 1 0 0 1 0 3 1 1 1 1 1 1 0 1 1 1 0 0 1 1 5 1 1 1 1 1 0 1 1 1 1 0 1 0 0 4 1 1 1 1 0 1 1 1

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档