网站大量收购独家精品文档,联系QQ:2885784924

课件-07(1).1常用中规模组合逻辑电路设计.pptVIP

课件-07(1).1常用中规模组合逻辑电路设计.ppt

  1. 1、本文档共79页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
7.1常用中规模集成电路 二进制并行加法器 集成电路的发展 1958年,TI成功开发出全球第一颗IC,意味着晶体管时代的结束,IC时代的正式开始,给电子工业尤其是计算机业带来了巨大变革,它使个人计算机的发明成为可能。这是人类在20世纪电子技术领域的第三次重大突破。 IC的发展历史经历了六个阶段,分别是: 1962年制造出包含12个晶体管的小规模集成电路SSI(Small-Scale Integration) 1966年发展到集成度为100-1000个晶体管的中规模集成电路MSI(Medium-Scale Integration) 1967-1973年,研制出1000个至10万个晶体管的大规模集成电路LSI(Large-Scale Integration) 1977年研制出在30平方毫米的硅晶片上集成15万个晶体管的超大规模集成电路VLSI(Very Large-Scale Integration),这是电子技术的重大突破,从此真正迈入了微电子时代; 1993年随着集成了1000万个晶体管的16M FLASH和256M DRAM的研制成功,进入了特大规模集成电路ULSI (Ultra Large-Scale Integration)时代; 1994年随着集成了1亿个元件的1G DRAM的研制成功,进入了巨大规模集成电路GSI(Giga Scale Integration)时代。 专用集成电路ASIC(Application Specific Integrated Circuit) 集成电路产品分类 例1 用译码器和与非门实现逻辑函数 F(A,B,C,D)=∑m(2,4,6,8,10,12,14) 解 : 给定的逻辑函数有4个逻辑变量,可采用4-16线的译码器和与非门实现。 也可以充分利用译码器的使能输入端,用3-8线译码器实现4变量逻辑函数。 编码是译码的反过程,是给不同的输入信号分配一个二进制代码的过程 根据编码信号的不同,可分为二进制编码器和二-十进制编码器(又称十进制-BCD码编码器) 根据对被编码信号的不同要求,可分为普通编码器和优先编码器 普通二进制编码器给出输入的信号对应的二进制编码,有2n个输入信号和n个输出信号,称为2n:n线编码器。二-十进制编码器的输入信号是互斥的,即任何时候只允许一个输入端为有效信号。 数据选择器 求Di的方法 (2)真值表法 C=1时L=1,故D0=C L=0,故D2=0 L=1,故D3=1 C=0时L=1,故D1=C Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 求Di的方法 (3)图形法 D0 D1 D3 D2 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. (3) 4线—16线译码器(74LS154) (逻辑电路设计略,设计方法同2—4译码器) 0 0 0 1 只 =0 A2 A1 A0 0 0 0 0 只 =0 Y0 Y1 1 1 1 1 只 =0 Y15 A3 A0 A1 A2 Y0 Y1 Y15 A3 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 将逻辑变量B、C、D分别接至片Ⅰ和片Ⅱ的输入端A2、A1、A0,逻辑变量A接至片Ⅰ的使能端和片Ⅱ的使能端S1。这样,当输入变量A=0时,片Ⅰ工作,片Ⅱ 禁止,由片Ⅰ产生m0~m7 ;当A=1时,片Ⅱ工作,片Ⅰ禁止,由片Ⅱ产生m8~m15。将译码器输出中与函数相关的项进行与非运算,即可实现给定函数F的功能。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Cop

文档评论(0)

wuyoujun92 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档