数字电子化讲述.ppt

  1. 1、本文档共38页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子化讲述

2、 CMOS门驱动TTL门 VOH(min)=4.9V VOL(max) =0.1V TTL门(74系列): VIH(min) = 2V VIL(max )= 0.8V IOH(max)=-0.51mA IIH(max)=20?A VOH(min) ≥ VIH(min) VOL(max) ≤ VIL(max) 带拉电流负载 输出、输入电压 带灌电流负载? CMOS门(4000系列): IOL(max)=0.51mA IIL(max)=20?A, IOH(max) ≥ IIH(total) 例 用一个74HC00与非门电路驱动一个74系列TTL反相器和六个74LS系列逻辑门电路。试验算此时的CMOS门电路是否过载? VOH(min)=4.9V, VOL(max) =0.1V IOH(max)=4mA IOL(max)=4mA 74HC00: IIH(max)=004mA IIL(max)=1.6mA 74系列: VIH(min)=4.9V, VIL(max) =0.1V 1 1 1 … CMOS门 74系列 74LS系列 74LS系列 IIL(max)=0.4mA, IIH(max)=0.02mA, 总的输入电流IIL(total)=1.6mA+6?0.4mA=4mA ◆灌电流情况 ◆拉电流情况 74HC00: IOH(max)=4mA 74系列反相器: IIH(max)=0.04mA 74LS门: IIH(max)=0.02mA 总的输入电流 IIH(total)=0.04mA+6?0.02mA=0.16mA 74HC00: IOL(max)=4mA 74系列反相器: IIL(max)=1.6mA 74LS门: IIL(max)=0.4mA 驱动电路能为负载电路提供足够的驱动电流 1 1 1 … CMOS门 74系列 74LS系列 3. TTL门驱动CMOS门(如74HC ) VOH(min)=2.7V VIH(min)为3.5V TTL(74LS ): CMOS(74HC): 式2、3、4、都能满足,但式1 VOH(min) ≥VIH(min)不满足 (IO :TTL输出级T3截止管的漏电流) 四、集成门电路使用中应注意的几个问题 TTL CMOS 分类 工作电源 VCC = 5 V VDD = 3 ? 18 V 输出电平 UOL= 0.3 V UOH = 3.6 V UOL ? 0 V UOH ? VDD UTH = 0.5 VDD UTH = 1.4 V 阈值电压 输入端串 接电阻Ri 当 Ri Ron(2.5 k? ) 输入由 0 → 1 在一定范围内,Ri的改 变不会影响输入电平 输入端 悬空 即 Ri = ? 输入为 “1” 不允许 多余输入 端的处理 1. 与门、与非门接电源;或门、或非门接地。 2. 与其它输入端并联。 [练习1] 写出图中所示各个门电路输出端的逻辑表达式。 TTL CMOS A 100? 100k? = 1 A 100? 100k? = 1 = 1 ≥1 A 100? 100k? ≥1 A 100? 100k? = 0 [练习2] 写出图中所示各个门电路输出端的逻辑表达式。 TTL CMOS =1 A 100? 100k? =1 A 100? 100k? A 悬空 A 悬空 不允许 1、逻辑门的主要技术参数有输入和输出高、低电压,噪声容限,传输延迟时间,功耗,延迟–功耗积,扇入和扇出数等。 2、CMOS逻辑门电路是应用最为广泛的逻辑门电路。它集成度高,功耗低,扇出数大噪声容限亦大,开关速度较高。 3、BiCMOS是取MOS和TTL两者的优势,其开关速度较高,功耗亦较低。 4、TTL逻辑门电路是应用较广泛的门电路之一,其输入级、输出级可提高开关速度和增强负载的能力。 5、在逻辑门电路的实际应用中,有门电路与负载之间的接口技术问题。正确分析与解决这些问题,是数字电路设计工作者应当掌握的基本功。 6、用HDL可以对逻辑门电路描述,即进行开关级建模。 小结 3.2 TTL逻辑门 I B5 i C I BS = I B4 I B 3 I B2 I B1 A v CE V CC i B =0 V CES O I CS V CC /R c C IBS=VCC/?Rc ICS= VCC/Rc ?CE= VCES VCES≈0.2V 饱和导通 +VB1 -VB1 截

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档