AMESim信号库中元件的介绍解读.docx

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
AMESim信号库中元件的介绍解读

Signal,Control square(方形) wave signal source 非对称方形波 pulse(脉搏) width modulated (PWM) signal source pulse frequency modulated (PFM) signal source 频率可调的梯形波 step signal source(阶跃信号) ramp signal source(斜坡信号) piecewise(分段的) linear signal source data from ASCII file signal source 子模型:UDA01 - signal from ASCII file data 该模型是工作周期模型,其输出是时间的函数,该函数在ASCII数据文件中定义。模型的输出是通过线性插值或者三次插值得来。 用这个模型可以建立一个关于时间的函数信号。 参数设置: 用户必须定义ASCII文件的名字,该文件可以是一维的,也可以是XY多列表格。如果该文件没有包括任何表格信息,那么UDA01就会以一维的方式进行读取。 signal time source 输出一个设置仿真时间的信号。 sine(正弦) wave signal source harmonics signal source 由一个常量和六个不同振幅、相位、频率的正弦波相加而成。 variable sine wave signal source 频率可调的正弦波。 triggered(触发的) sine wave signal source 频率和振幅都是变化的。当触发信号为零时,输出变为零。 pseudo-random number sequence generator 子模型:PRBS2 - pseudo-random binary sequence(伪随机数列) 用途:Typically the output from PRBS2 is added to a pure signal to generate noise general signal sink 用于堵住信号端口。 make input signal zero use with caution! stop the simulation 当输入信号为“真”(满足用户所设定的逻辑关系)时,停止仿真或者输出一个警告。 write to a file 子模型:SIGWRITE0 - write input signal to a file 将输入信号写入ASCII文件,并以列序排列。该文件可以被UDA01或者任何外部软件读取。 该模型可以从一个模型中下载数据,并将其写入另一个模型中。如果一个非常大的系统中包含一些弱连接的部件,那么它们可以单独仿真,而它们之间的连接可以用sigwrite0文件来表示。 该模型在系统的每个采样点都会读取一次数据,而模型sigwrite1只在控制信号要求读取的时候才会读取。 参数设置: 第一列通常设置成时间,如果‘write time in first column’这一项被设置成‘no’的话,那么改列就会被移除。如果把该模型和DYNMUX2模型连接在一块的话,就可以在文件内存储多个变量。应用实例如下: write to a file when ordered 只有被控制信号要求时,才会将输入信号写入文件。 gain 子模型:GA00 – gain 转换方式:,输出信号是由输入信号乘以一个用户指定的增益所形成。 子模型:UCONV0 - unit conversion 转换方式: dynamic gain 第N个输出等于第N个输入乘上第N个实参数。 variable gain 增益可变,由输入信号控制。 differentiator微分器 子模型:DIF1 - differentiation using a first order lag 输出是输入的近似导数(该导数是用一个很小的时间常量来近似计算出来的)。 子模型:DIF00 - differentiation using an implicit variable(隐式变量) dynamic differentiator 对多个输入进行近似导数计算。 integrator积分器 输出等于输入乘上增益然后积分。 limited integrator 输出要在规定的数值范围内。 integrator with reset(带有重置功能) first order lag一阶滞后 略…… 略…… 略…… 略…… 略…… differencing junction 两信号相减,得输出信号。 summing junction 两信号相加,得输出信号。 multiplying ju

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档