网站大量收购独家精品文档,联系QQ:2885784924

MSP430串口使用总结.docxVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MSP430串口使用总结

MSP430串口使用总结_EINT();是打开全局中断,跟51中EA=1;效果相似_DINT();是关闭全局中断,跟51中EA=0;效果相似MSP430波特率发生器MSP430的波特率发生器比较特别波特率发生器是用波特率选择寄存器和调整控制寄存器来产生串行数据位定时。具有同步串口模式(SPI),异步通信模式(UART)作为异步通信时,P3.4、P3.5,P3.6、P3.7的第二功能分别是UTXD0、URXD0,UTXD1、URXD1使用方法3、1程序架构配置寄存器设置工作模式{设置IO口为第二功能作为串口收发引脚;使能串口收发功能;// ME1:Module Enable Register 1选择每帧数据位为7或者8;// UxCTL(UCTLx):USART Control Register选择波特率发生器时钟源;// UxTCTL(UTCTLx),USART Transmit Control Register配置波特性(查表得出值再配置UxBR0、UxBR1、UxMCTL);软件清除串口复位位(SWRST);若采用中断方式则使能接收、发送中断;}编写接收、发送程序,可采用查询方式或中断方式。同51单片机不同的是:UTXIFG、URXIFG在发送下一个数据和读取数据时被自动清零,无需软件清除。3、2细节描述配置波特率时用户手册上有速查表,如下:设置波特率时:要选择合适的时钟源。对于较低的波特率(9600/s),可选择ACLK;大于9600要选用SMCLK,因为波特率发生器分频系数要求大于3。UxBRO(低)UxBR1(高)值的计算:选择的时钟源/波特率,在取整。为了精确,MSP430设置了最小分频功能,通过UxMCTL来完成。相关寄存器4、1ME1:Module Enable Register 1{UTXE0:ME1 Bit 7 USART0 transmit enable,this bit enables the transmitter for USART0 0:Module not enable 1:Modele enableURXEO:ME1 Bit 6 USARTO receive enable,this bit enables the receiver for USART0 0:Module not enabled 1:Module enable}4、2UxCTL(UCTLx):USART Control Register{CHAR:UxCTL Bit 4 Character length,7-bit or 8-bit character length 0:7-bit data 1:8-bit dataSWRST:UxCTL Bit 0 Software reset enable 0:Disabled,USART reset released for operation 1:Eable,USART logic held in reset state}4、3UxTCTL(UTCTLx),USART Transmit Control Register{SSELx:Bits 5-4 Source select,These bits select the BRCLK source clock 00:UCLKI 01:ACLK 10:SMCLK 11:SMCLK}4、4UxBR0,USART Baud Rate Control Register 0,低8位UxBR1,USART Baud Rate Control Register 1,高8位4、5UxMCTL,USART Modulation Control RegisterUxMCTL Bits 7-0:Modulation bits, these bits select the modulation for BRCLK4、6IFG1,Interrupt Flag Register 1UTXIFG0: IFG1 Bit 7,USART0 transmit interrupt flag, UTXIFGO is set when UOTXBUF is empty.0:No interrupt pending//不挂起中断1:Interrupt pending//等待中断处理URXIFG0:IFG1 Bit 6 ,USART0 receive interrupt flag,URXIFG0 is set when U0RXBUF has received.0:No interrupt pending1:Interrupt pending4、7IE1,Interrupt Enable Register 1UTXIE0 Bit 7,USART0 transmit interrupt

文档评论(0)

2017ll + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档