位十进制数字频率计的设计.docVIP

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
位十进制数字频率计的设计

      JISHOU UNIVERSITY 本科生毕业设计 题 目: 8位十进制数字频率计的设计 作 者: 胡 泽 学 号: 2008103029 所属学院: 吉首大学张家界学院 专业年级: 电子信息科学与技术2008级 指导教师: 谭 明 涛 职 称: 讲 师 完成时间: 2012年5月15日 吉首大学教务处制 8位十进制数字频率计的设计 胡 泽 (吉首大学张家界学院,湖南 吉首 416000) 摘 要 数字频率计是用数字显示被测信号频率的仪器,被测信号可以是正弦波、方波或其它周期性变化的信号。数字频率计广泛应用于科研机构、学校、实验室、企业生产车间等场所。研究数字频率计的设计和开发,有助于频率计功能的不断完善、性价比的提高和实用性的加强。 本文介绍了一种自顶向下分层设计多功能数字频率计的设计方法。该频率计采用 VHDL 硬件描述语言编程,以 QuartusII为开发环境,极大地减少了硬件资源的占用。数字频率计模块划分的设计具有相对独立性,可以对模块单独进行设计、调试和修改,缩短了设计周期。所设计的VHDL语言通过仿真能够较好的测出所给频率并且满足数字频率计的自动清零和自动测试的功能要求,具有理论与实践意义。 关键词:VHDL ;数字频率计; EDA; QuartusII The Research About the Eight Decimal Digital Frequency Meter Hu Ze (College of Zhangjiajie ,Jishou University , Jishou ,Hunan 416000) Abstract Digital frequency meter instrument with digital display of measured signal frequency the measured signal is sine wave, square wave or other periodic vary signals. Digital frequency meter is widely used in scientific research institutions, schools, laboratories, production workshop and other places. Study of digital frequency meter design and development, contribute to the frequency meter function ceaseless and perfect, cost-effective and improve the utility of strengthen. This paper introduces a top-down hierarchical design method of multifunctional digital frequency meter. The frequency of the use of VHDL hardware description language programming, to QuartusII environment for the development, greatly reduces the occupation of hardware resources. Digital frequency meter module design division of the relative independence of the module, a separate design, debug and modify, shorten the design cycle. The design of VHDL language through the simulation can make measure to meet the digital frequency meter frequency and automatic reset and automatic test function requirements, has great theory and practice significance. Key words: VHDL; Digital frequency meter; EDA ; QuartusI

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档