课程设计(论文)-基于单片机的多频信号源设计.docx

课程设计(论文)-基于单片机的多频信号源设计.docx

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
单 片 机 课 程 设 计 题 目 基于单片机的多频信号源设计姓 名_______ _______ 学 号___ _ 指导教师 __ _ ____ 成 绩_____________ _ ___ __摘要随着电子技术的不断发展,单片机的应用领域更加广阔。单片机诞生30多年以来,其品种,功能和应用技术都得到飞速的发展,本次课程设计的目的主要是培养学生综合运用所学的知识,完成一个单片机应用系统设计。本系统采用单片机89C51为中心器件来设计,系统使用性强,操作简单,扩展性强。在现有的单片机仿真机系统上掌握相关软硬件设计与调试知识,根据仿真系统,焊好硬件电路,正确进行元器件的测试与调试。正文着重给出软硬件设计的思路和各部分功能的扩展增强,以及其具体实现。关于多频信号源设计,从单片机引脚里发出2^13,2^12,2^11,再从213引脚接cd4060芯片发出210,29,28,27,26,25,24,22,21,20再从210引脚接第二个cd4060芯片,从该芯片里发出23 关键词:AT89C51单片机、cd4060芯片、频率、晶振目录 摘要i目录i第一章 系统功能要求- 1 -1.1、系统的设计任务- 1 -1.2、设计所需要的用具- 1 -第二章 设计方案论证- 2 -第三章 系统硬件电路的设计- 3 -3.1主要芯片简介- 3 -1、AT89C51简介- 3 -2、主要特性- 3 -3、管脚说明- 3 -4、振荡器特性- 4 -5、芯片擦除- 5 -6、结构特点- 5 -3.2 STC89C51基本电路- 5 -1、复位电路- 5 -2、晶振电路- 6 -第四章 系统程序的设计- 7 -第五章 调试及性能分析- 10 -第六章 结束语- 11 - 参考文献- 12 -附录- 13 -附全局电路仿真图- 13 -附源程序- 14 -第一章 系统功能要求1.1、系统的设计任务设计单片机主电路、多频信号源。1.2、设计所需要的用具电烙铁,锡丝,89C51单片机,晶振,各种不同阻值电阻,各种型号电容,导线,杜邦线等等第二章 设计方案论证 软硬件开发环境 硬件选择:选择89c51作为单片机芯片。 软件开发环境: 用Proteus 7 Professional软件画电路图 、Keil uVision4软件进行程序编写。第三章 系统硬件电路的设计3.1主要芯片简介1、AT89C51简介89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM-Flash Programmable and Erasable Read Only Memory)的低电压、高性能CMOS8位微处理器,俗称单片机。单片机的可擦除只读存储器可以反复擦除100次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的89C51是一种高效微控制器,89C2051是它的一种精简版本。89C单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。2、主要特性 与MCS-51 兼容 ,4K字节可编程闪烁存储器,寿命:1000写/擦循环, 数据保留时间:10年,全静态工作:0Hz-24Hz ,三级程序存储器锁定,128*8位内部RAM ,32可编程I/O线, 两个16位定时器/计数器, 5个中断源 ,可编程串行通道,低功耗的闲置和掉电模式,片内振荡器和时钟电路 。 3、管脚说明 VCC:供电电压。GND:接地。P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的低八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为低八位地址接收。P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写1时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址1时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。P3口:

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档