- 1、本文档共85页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章 EDA工具应用深入 6.1 LPM计数器模块调用 6.1 LPM计数器模块调用 6.1 LPM计数器模块调用 6.1 LPM计数器模块调用 6.1 LPM计数器模块调用 6.1 LPM计数器模块调用 6.1 LPM计数器模块调用 6.1 LPM计数器模块调用 6.1 LPM计数器模块调用 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.2 流水线乘法累加器设计 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.3 LPM_RAM模块的设置 6.4 LPM_ROM的定制和使用示例 6.4 LPM_ROM的定制和使用示例 6.4 LPM_ROM的定制和使用示例 6.4 LPM_ROM的定制和使用示例 6.4 LPM_ROM的定制和使用示例 6.4 LPM_ROM的定制和使用示例 6.4 LPM_ROM的定制和使用示例 6.4 LPM_ROM的定制和使用示例 6.4 LPM_ROM的定制和使用示例 6.5 在系统存储器数据读写编辑器应用 6.5 在系统存储器数据读写编辑器应用 6.5 在系统存储器数据读写编辑器应用 6.5 在系统存储器数据读写编辑器应用 6.6 FIFO定制 6.6 FIFO定制 6.7 嵌入式锁相环ALTPLL调用 6.7 嵌入式锁相环ALTPLL调用 6.7 嵌入式锁相环ALTPLL调用 6.7 嵌入式锁相环ALTPLL调用 6.7 嵌入式锁相环ALTPLL调用 6.7 嵌入式锁相环ALTPLL调用 6.8 数控振荡器核使用方法 6.8 数控振荡器核使用方法 6.8 数控振荡器核使用方法 6.8 数控振荡器核使用方法 6.8 数控振荡器核使用方法 6.8 数控振荡器核使用方法 6.8 数控振荡器核使用方法 6.9 FIR核使用方法 6.9 FIR核使用方法 6.9 FIR核使用方法 6.10 单片机IP核应用 6.10 单片机IP核应用 6.10 单片机IP核应用 6.11 DDS实现原理与应用 6.11 DDS实现原理与应用 6.11 DDS实现原理与应用 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 (5)加入IP授权文件 (6)选择目标器件,然后对生成的模块进行编译及功能检测 (6-1) (6-2) 6.11.1 DDS原理 6.11.1 DDS原理 6.11.2 DDS信号发生器设计 6-1.查表式硬件运算器设计 6-3 八位数码显示频率计设计 6-3 八位数码显示频率计设计 6-3 八位数码显示频率计设计 6-4.简易逻辑分析仪设计 6-4.简易逻辑分析仪设计 6-6 移相信号发生器设计 6-7 4X4阵列键盘键信号检测电路设计 6.3.4 存储器的Verilog文本描述及相关属性应用 6.3.4 存储器的Verilog文本描述及相关属性应用 1.存储器端口描述 2.存储器的Verilog一般描述 3.存储器初始化文件属性应用 4.文本方式调用存储器LPM模块 4.文本方式调用存储器LPM模块 6.4.1 LPM_ROM定制和测试 6.4.1 LPM_ROM定制和测试 6.4.2 LPM存储器模块取代设置 6.4.3 正弦信号发生器设计 6.4.3 正弦信号发生器设计 6.4.3 正弦信号发生器设计 6.4.3 正弦信号发生器设计 6.4.4 硬件实现和测试 6.4.4 硬件实现和测试 (1)打开在系统存储单元编辑窗口 (1)打开在系统存储单元编辑窗口
文档评论(0)