网站大量收购独家精品文档,联系QQ:2885784924

經典四路抢答器课程设计.docVIP

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
經典四路抢答器课程设计

四路抢答器课程设计 设计参考 一、数码抢答器 1.设计要求 (1)8个参赛选手,用0~7号表示,抢答赛中,锁定并显示最先抢答选手号。 (2)报警提醒主持人等功能。 (3)主持人控制电路。 2.课题涵盖的知识点 编码器、锁存器、脉冲发生器、译码器、三极管的开关特性应用等知识。 3.设计课题中部分单元电路的原理说明 (1)数码抢答器整机工作原理构图和实物图 图1.1 数码抢答器的整机工作原理构图 数码抢答器的整机工作原理构图如图1.1所示。图1.2 数码抢答器实验板。图1.3提供了一种供参考用的整机电路图。电路组成如下:U1组成8线3线编码器,U3、U7A形成锁存脉冲,其中C1有延时作用,74LS175锁存编码信号,S9为主持人复位开关,U6、SMG1组成译码显示电路,U5、U7B组成报警电路。 图1.2 数码抢答器实验板 (2)编码器 按照预先的约定用文字、数码、图形等字符或图片表示特定对象的过程统称为编码,如学生的学号、考号、邮编等都属于编码,但在数字、微机、单片机等系统中,多利用多位的二进制数码0和1按照某种预先约定的规律排列,组成不同的数码,表示某一具体特定事物或含义,之所以编为二进制码是因为二进制数便于进行存储、运算等各种数字信号处理,而且电路实现简单。 在本项目中为了便于锁存、显示抢答的选手号,可利用二进制编码器将8位选手的按键号编为3信二进制数码。 编码器可以用小规模集成电路设计而成,也可以直接用中规模集成电路如8线-3线编码器74148来实现。此电路如有74147还可以有10个输入抢答端。 (3)译码显示器 本项目可采用七段数码显示译码器。其作用是将8421BCD码译码后通过数码管显示出来,译码是编码的逆过程。 数码管是由发光二极管显示字段的显示器件,在数字电路和单片机中广泛采用的是七段数码管,这种数码管的显示字段各对应一个发光二极管,根据发光二极管在数码管内部的连接形状不同分为共阴极和共阳极两种。 图1.3 供参考用的整机电路图 驱动共阴数码管的显示译码器可采用MC14511,其功能表如表1.1。参考电路图4511输出所接 R1~R7为限流电阻,以免电流过大而烧毁数码管或七段译码器MC14511,阻值一般为470Ω。 数码管的dp端为小数点控制端,如果要使用,一般应另外设计电路进行控制,本项目中不用,将其接地。 表1.1 8421 BCD码七段显示译码器MC14511真值表 输入 输出 显示 数字 LE BI LT D C B A a b c d e f g ⅹ x 0 x x x x 1 1 1 1 1 1 1 8 x 0 1 x x x x 0 0 0 0 0 0 0 灭 1 1 1 x x x x 不变 维持 0 1 1 0 0 0 0 1 1 1 1 1 1 0 0 0 1 1 0 0 0 1 0 1 1 0 0 0 0 1 0 1 1 0 0 1 0 1 1 0 1 1 0 1 2 0 1 1 0 0 1 1 1 1 1 1 0 0 1 3 0 1 1 0 1 0 0 0 1 1 0 0 1 1 4 0 1 1 0 1 0 1 1 0 1 1 0 1 1 5 0 1 1 0 1 1 0 0 0 1 1 1 1 1 6 0 1 1 0 1 1 1 1 1 1 0 0 0 0 7 0 1 1 1 0 0 0 1 1 1 1 1 1 1 8 0 1 1 1 0 0 1 1 1 1 0 0 1 1 9 0 1 1 1 0 1 0 全部为0 灭 0 1 1 1 0 1 1 灭 0 1 1 1 1 0 0 灭 0 1 1 1 1 0 1 灭 0 1 1 1 1 1 0 灭 0 1 1 1 1 1 1 灭 (4)锁存脉冲形成电路 锁存脉冲形成电路的作用为当有选手按下按键的瞬间形成一个脉冲信号,送到锁存器作为错存输入数码所需的时钟脉冲,这里注意应与锁存器(或触发器)所需的脉冲极性相配合。 因为本顶目中使用的锁存器(74LS175)所需的时钟脉冲为正边沿脉冲,所以在静态无人抢答时,即无按键按下时(按键输入端为高电平1),锁存脉冲输出应为低电平0,而一旦有选手按下按键(即按键盘缓冲区输入闻风而动有0时),锁存脉冲输出应变为高电平1,由上分析可知,锁存脉冲形成电路满足与非门逻辑关系(全1为0,有0为1),选用8输入与非门集成电路(74LS30)。本项目中74LS30输出端接一小容量电容的目的为延时时等待,以确保在锁存脉冲出现前编码器将需要锁存的数据已经准备好。 (5)锁存器 ①利用集成正边沿D触发器74LS175完成数据锁存功能 74LS175是由具有共用时钟脉冲和清零端的四个正边沿D触发器构成,在CP由低电平向高电平变化瞬间,锁存

文档评论(0)

1234554321 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档