数据采集与处理解读.ppt

  1. 1、本文档共79页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
7.1 D/A转换器的分类和组成 4.DAC0832与CPU的接口 图 7-3-1 DAC的原理框图 7.3 并行D/A转换器 如果假设 (7-3-2) 则式6-1可变为 (7-3-3) 另外必须指出,n位二进制代码有2n种不同的组合,从而对应有2n个模拟电压(或电流)值, 所以严格地讲DAC的输出并非真正的模拟信号, 而是时间连续、 幅度离散的信号。 7.3 并行D/A转换器 一个n位D/A转换电路的结构框图如图7-3-2所示, 它主要由输入数码寄存器、 数控模拟开关、电阻解码网络、 求和电路、 参考电压及逻辑控制电路组成。 输入的数字信号可以串行或并行方式输入; 数字信号输入后首先存储在输入寄存器内, 寄存器并行输出的每一位驱动一个数控模拟开关, 使电阻解码网络将每一位数码翻译成相应大小的模拟量, 并送给求和电路;求和电路将各位数码所代表的模拟量相加便得到与数字量相对应的模拟量。DAC的核心电路是电阻解码网络,下面将主要介绍电阻解码网络这部分电路的工作原理。  7.3 并行D/A转换器 图 7-3-2 D/A转换器的结构框图 7.3 并行D/A转换器 1. 权电阻网络DAC电路 图7-3-3所示是4位权电阻网络DAC电路的原理图, 该电路由四部分构成: 图 7-3-3 权电阻网络DAC电路原理图 7.3 并行D/A转换器 ① 权电阻网络。该电阻网络由四个电阻构成, 它们的阻值分别与输入的四位二进制数一一对应,满足以下关系:  Ri=2n-1-iR (6- 4) 式中, n为输入二进制数的位数,Ri为与二进制数Di位相对应的电阻值,而2i则为Di位的权值,所以可以看出二进制数的某一位所对应的电阻的大小与该位的权值成反比,这就是权电阻网络名称的由来。例如在图6- 3中,最高位D3所对应的电阻R3=R。 7.3 并行D/A转换器 ② 模拟开关。每一个电阻都有一个单刀双掷的模拟开关与其串联,4个模拟开关的状态分别由4位二进制数码控制。当Di=0时, 开关Si打到右边,使电阻Ri接地;当Di=1时,开关Si打到左边,使电阻Ri接UREF。 ③ 基准电压源UREF。作为A/D转换的参考值, 要求其准确度高、稳定性好。  ④ 求和放大器。通常由运算放大器构成,并接成反相放大器的形式。  7.3 并行D/A转换器 为了简化分析, 在本章中将运算放大器近似看成是理想的放大器,即它的开环放大倍数为无穷大, 输入电流为零(输入电阻无穷大),输出电阻为零。 由于N点为虚地, 当Di = 0时, 相应的电阻Ri上没有电流;当Di = 1时,电阻Ri上有电流流过,大小为Ii=UREF/Ri。根据叠加原理,对于任意输入的一个二进制(D3D2D1D0)2,应有 (6-5) 7.3 并行D/A转换器 求和放大器的反馈电阻RF = R/2,则输出电压UO为 推广到n位权电阻网络DAC电路,可得 (6-6) (6-7) 由式6- 6和式6- 7可以看出,权电阻网络DAC电路的输出电压和输入数字量之间的关系与式6- 3的描述完全一致。这里的比例系数K=-1/2n, 即输出电压与基准电压的极性相反。 7.3 并行D/A转换器 权电阻网络DAC电路的优点是结构简单,所用的电阻个数比较少。它的缺点是电阻的取值范围太大,这个问题在输入数字量的位数较多时尤其突出。例如当输入数字量的位数为12位时, 最大电阻与最小电阻之间的比例达到2048∶1, 要在如此大的范围内保证电阻的精度,对于集成DAC的制造是十分困难的。 7.3 并行D/A转换器 2. T型电阻网络DAC电路 图7-3-4所示为4位T型电阻网络DAC电路的原理图, 它克服了权电阻网络DAC电路的缺点,无论DAC有多少位, 电阻网络中只有R和2R两种电阻,但电阻的个数却比相同位数的权电阻网络DAC增加了一倍。 T型电阻网络DAC电路也由四部分构成, 它们是: R- 2R电阻网络、单刀双掷模拟开关(S0、S1、S2和S3)、基准电压UREF和求和放大器。   7.3 并行D/A转换器 图 6-4 T型电阻网络DAC电路原理图 7.3 并行D/A转换器 4个模拟开关由4位二进制数码分别控制,当Di = 0时,开关Si打到右边,使与之相串联的2R电阻接地;当Di = 1时,开关Si打到左边,使2R电阻接基准电压UREF。该电路在结构上有以下特点: ① 如果不考虑基准电压源UREF的内阻,那么无论模拟开

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档