- 1、本文档共60页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
本章学习目标 12.1.1 数字电路及其特点 12.4.1 几种常见的简单组合门电路 12.5.1 逻辑代数概述 本章小结 本章难点 4.真值表 或非门真值表 1 0 0 0 0 1 1 1 0 1 0 1 0 0 1 1 A · B B A 5.逻辑功能 全 0 出 1,有 1 出 0。 三、与或非门 1.电路组成 把两个(或两个以上)与门的输出端接到一个或非门的各个输入端。 2.逻辑符号 3.逻辑函数式 4.逻辑功能 当输入端中任何一组全为 1时,输出即为 0;只有各组输入都至少有一个为 0 时,输出才为 1。 5.真值表 与或非门真值表 1 1 1 0 1 1 1 0 1 1 1 0 0 0 0 0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 Y D C B A 2.逻辑符号 四、异或门 1.电路组成 3.逻辑函数式 通常写成 4.真值表 异或门真值表 0 1 1 0 0 1 0 1 0 0 1 1 Y B A 5.逻辑功能 当两个输入端的状态相同(都为 0 或都为 1 )时输出为 0;反之,当两个输入端状态不同(一个为 0 ,另一个为 1)时,输出端为 1。 6.应用 判断两个输入信号是否不同。 五、同或门 1.电路组成 在异或门的基础上,最后加上一个非门。 2.逻辑符号 3.逻辑函数式 通常写成 Y = A ⊙ B 4.真值表 同或门真值表 1 0 0 1 0 1 0 1 0 0 1 1 Y B A 5.逻辑功能 当两个输入端的状态相同(都为 0 或都为 1)时输出为 1;反之,当两个输入端状态不同(一个为 0,另一个为 1)时,输出端为 0。 6.应用 判断两个输入信号是否相同。 六、三态门 三态门 是在门电路上加一个使能端,输出状态有:高电平、低电平和高阻状态。 逻辑符号 时,门电路恢复反相器常态,即 Y = 。 —— 使能端,控制输出状态。 逻辑功能 时,三态门呈高阻状态; 用途:实现数据传输的控制。 Y2、Y3 呈高阻态,Y1 送数据 A1 到总线; Y1、Y3 呈高阻态,Y2 送数据 A2 到总线; Y1、Y2 呈高阻态,Y3 送数据到总线。 注意:使用时要外接负载电阻。 七、OC 门 OC门:输出晶体管集电极开路的 TTL 与非门电路。 逻辑符号: 逻辑功能:OC 门同与非门一样。 作用:作为计算机的母线驱动器。 动画 OC 门的结构及应用 12.4.2 组合逻辑门电路功能特点和数字集成电路简介 一、组合逻辑门电路功能特点 1.任何时刻的输出状态直接由当时的输入状态决定。 2.电路没有记忆功能。 二、数字集成电路简介 1.分类 (1)晶体三极管型数字集成电路(简称 TTL 电路)。 (2) 场效晶体管数字集成电路(简称 MOS 电路)。 2.主要产品系列 数字集成电路的主要产品系列 C000 CC4000 CT54/74HC CT54/74HCT 互补场效晶体管型 高速 CMOS 与 TTL 兼容的高速 CMOS CMOS HCOMS HCMOST ? MOS TTL HTTL STTL LSTTL ALSTTL 子系列 基本型中速 TTL 高 速 TTL 超 高 速 TTL 低 功 耗 TTL 先进低功耗 TTL 名 称 CT54/74 CT54/74H CT54/74S CT54/74LS CT54/74ALS 国 际 型 号 T1000 T2000 T3000 T4000 部标型号 TTL 系 列 3.数字集成电路外形举例 数字集成电路目前大量采用双列直插式外形封装。 管脚的编号判读方法: 把标志(凹口)置于左方,逆时针自下而上依次读出外引线编号。 数字集成电路主要参数有: ① 输出高电平 VOH 和输出低电平 VOL。 ② 输入高电平 VIH 和输入低电平 VIL,有时把这两个值的中间值称为输入的阈值电压 VIT。 ③ 输出高电平电流 IOH 和输出低电平电流 IOL。 ④ 传输延时 tPHL 和 tPLH,它们的平均值称为平均传输延迟时间 tpd。 ⑤ 扇出系数 N :与非门输出端能驱动同类门的数目。 [例 12.4.1] 已知某逻辑电路的输入、输出相应波形如图所示
您可能关注的文档
- 森马赞助回报汇总-副本解读.pptx
- 数控机床PMC控制及应用实例解读.ppt
- 成都市城市总体规划讲述.ppt
- 涉外护理本科生教学计划解读.doc
- 沈阳理工大学生产实习报告解读.doc
- 暑假班二年级下第十五次课课件解读.ppt
- 暑假大学生活实践报告解读.pptx
- 暑假里的一本好书朱天成解读.ppt
- 成都商业调研报告——成都来福士广场讲述.pptx
- 中美文化差异详解.ppt
- DB1309_T 216-2019 树干滴注法防治枣树食叶害虫技术规程.docx
- DB1331_T 049-2023 雄安新区高性能混凝土应用技术规程.docx
- DB13_T 5766-2023 TFT液晶用单体4-丙基-4'一乙烯基-1,1 '-双环己烷精制规程.docx
- DB13_T 1733-2013 冬小麦藁优2018亩产550 kg保优节水栽培技术规程.docx
- DB13_T 5744-2023 煤炭港口粉尘控制规范.docx
- DB13_T 2128-2023 冶金石灰单位产品能源消耗限额引导性指标.docx
- DB13_T 5767-2023 TFT混合液晶混配精制规程.docx
- DB13_T 1747-2013 菜心高产栽培技术规程.docx
- DB13_T 5742-2023 醇基燃料使用安全规范.docx
- DB13_T 5751-2023 撬装式水电解制氢系统通用技术要求.docx
文档评论(0)