数字电路课程设计--数字钟.docVIP

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
大连理工大学本科实验报告 题目:数字钟 课程名称: 数字电路课程设计 学院(系): 电子信息与电气工程学部 专 业: 电气工程及其自动化 班 级: 学生姓名: 学 号: 完成日期: 成 绩: 2017 年 1 月 7 日 题目:数字钟 1 设计要求 1、设计一个数字钟,能够显示当前时间,分别用6个数码管显示小时、分钟、秒钟的时间,秒针的计数频率为1Hz,可由系统脉冲分频得到。 2、在整点进行提示,可通过LED闪烁实现,闪烁频率及花型可自己设计。 3、能够调整小时和分钟的时间,调整的形式为通过按键进行累加。 4、具有闹钟功能,闹钟时间可以任意设定(设定的形式同样为通过按键累加),并且在设定的时间能够进行提示,提示同样可以由LED闪烁实现。 2 设计分析及系统方案设计 2.1 系统状态转换 因为数字钟成正常显示时间、闹钟、校时、秒表四个状态,所以可以选用两个开关来对其状态进行控制,当开关分别为00,01,10,11四种状态时,对应显示时间、修改时间、闹钟、秒表四种状态。 图3.1 系统示意图 图3.2 按键电路 图3.3 状态选择按键 图3.4 闹钟使用的led 引 脚 功能作用 clk PIN_N2 提供50MHz的时钟信号 s1 PIN_N25 选择功能状态 s2 PIN_G26 选择功能状态 k1 PIN_G26 切换改变时间功能的时、分、秒;切换闹钟功能设置闹钟时间的时、分、秒;秒表功能的开始与暂停 k2 PIN_N23 改变时间功能的+1 k3 PIN_P23 闹钟功能设置闹钟时间的+1 k4 PIN_W26 秒表功能的清零 LED PIN_AE22 闹钟时间到来时指示 dclkh1[0] PIN_N9 连接HEX7, 显示时高位 dclkh1[1] PIN_P9 dclkh1[2] PIN_L7 dclkh1[3] PIN_L6 dclkh1[4] PIN_L9 dclkh1[5] PIN_L2 dclkh1[6] PIN_L3 dclkh2[0] PIN_M4 连接HEX6, 显示时低位 dclkh2[1] PIN_M5 dclkh2[2] PIN_M3 dclkh2[3] PIN_M2 dclkh2[4] PIN_P3 dclkh2[5] PIN_P4 dclkh2[6] PIN_R2 dclkm1[0] PIN_R3 连接HEX5, 显示分高位 dclkm1[1] PIN_R4 dclkm1[2] PIN_R5 dclkm1[3] PIN_T9 dclkm1[4] PIN_P7 dclkm1[5] PIN_P6 dclkm1[6] PIN_T2 dclkm2[0] PIN_T3 连接HEX4, 显示分低位 dclkm2[1] PIN_R6 dclkm2[2] PIN_R7 dclkm2[3] PIN_T4 dclkm2[4] PIN_U2 dclkm2[5] PIN_U1 dclkm2[6] PIN_U9 dclks1[0] PIN_W24 连接HEX3, 显示秒高位 dclks1[1] PIN_U22 dclks1[2] PIN_Y25 dclks1[3] PIN_Y26 dclks1[4] PIN_AA26 dclks1[5] PIN_AA25 dclks1[6] PIN_Y23 dclks2[0] PIN_Y24 连接HEX2, 显示秒低位 dclks2[1] PIN_AB25 dclks2[2] PIN_AB26 dclks2[3] PIN_AC26 dclks2[4] PIN_AC25 dclks2[5] PIN_V22 dclks2[6] PIN_AB23 4 系统的Verilog设计 //顶层模块 module clock(clk,dclks1,dclks2,dclkm1,dclkm2,dclkh1,dclkh2,s,h,state,s1,s2,k1,k2,k3,k4,LED); input clk; //声明输入端口,连接50M晶振 input s1,s2; //声明输入端口,控制功能转换 input k1,k2,k3,k4; //声明输入端口,连

文档评论(0)

店小二 + 关注
实名认证
文档贡献者

包含各种材料

1亿VIP精品文档

相关文档