网站大量收购闲置独家精品文档,联系QQ:2885784924

现代交换原理时分复用课程设计详解.doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
课程设计报告 课程设计题目:时分复用与时分交换原理 学 号:201420130530 学生姓名:叶礼鹏 专 业:通信工程 班 级:1421303 指导教师:涂其远 2016年 12 月 16日 目录 第一章 基本原理 1.1 时分复用 1.2时分交换 第二章 各模块功能及工作原理分析 2.1 MT8980引脚功能 2.2用MT8980实现时分交换 第三章 实验结果及分析 课设总结 第一章 基本原理 1.1 时分复用 时分复用TDM是采用同一物理连接的不同时段来传输不同的信号,也能达到多路传输的目的。时分多路复用以时间作为信号分割的参量,故必须使各路信号在时间轴上互不重叠。时分多路复用适用于数字信号的传输。由于信道的位传输率超过每一路信号的数据传输率,因此可将信道按时间分成若干片段轮换地给多个信号使用。每一时间片由复用的一个信号单独占用,在规定的时间内,多个数字信号都可按要求传输到达,从而也实现了一条物理信道上传输多个数字信号。 时分复用是建立在抽样定理基础上的,因为抽样定理使连续的基带信号有可能被在时间上离散出现的抽样脉冲所代替。这样,当抽样脉冲占据较短时间时,在抽样脉冲之间就留出了时间空隙。利用这些空隙便可以传输其他信号的抽样值,因此,就可能用一条信道同时传送若干个基带信号,并且每一个抽样值占用的时间越短,能够传输的路数也就越多。此外,时分复用通信系统有两个突出的优点,一是多路信号的汇合与分路都是数字电路,简单、可靠;二是时分复用通信系统对非线性失真的要求比较低。然而,时分复用系统对信道中时钟相位抖动及接收端与发送端的时钟同步问题提出了较高的要求。所谓同步是指接收端能正确地从数据流中识别各路序号。为此,必须在每帧内加上标志信号(即帧同步信号),它可以是一组特定的码组,也可以是特定宽度的脉冲。 在实际通信系统中还必须传递信令以建立通信连接,如传送电话通信中的占线、摘机与挂机信号以及振铃信号等信令。上述所有信号都是时间分割,按某种固定方式排列起来,称为帧结构。采用时分复用的数字通信系统,在国际上已逐步建立其标准。原则上是把一定路数电话语音复合成一个标准数据流(称为基群),然后再把基群数据流采用同步或准同步数字复接技术,汇合成更高速的数据信号,复接后的序列中按传输速率不同,分别成为一次群、二次群、三次群、四次群等等。 1.2时分交换 图1-1时分交换系统时隙分配图 时分复用是建立在抽样定理基础上的,连续的模拟信号有可能被在时间上离散出现的抽样脉冲值所代替。这样,当抽样脉冲占据较短时间时,在抽样脉冲之间就留出了时间空隙。利用这些空隙便可以传输其它信号的抽样值,因此,就可以沿一条信道同时传送若干个基带信号。时分交换就是利用时分复用实现多路话音在同一PCM总线上传输的。 由前面所讲,用户的语音输入输出时隙是由编解码时钟信号控制的,当编码时钟到来时编码芯片开始编码,当解码时钟到来时解码芯片开始解码。为了实现时分复用,本实验箱上提供多个编解码时钟,从TS0到TS7,各时隙之间相隔3.9us。本实验箱时隙分配如7-1图:用户1的编解码时隙为TS1,用户2的编解码时隙为TS2,用户3的编解码时隙为TS3,用户4的编解码时隙为TS4,外输入信号与收号器的编解码时隙为TS6,拨号音,忙音,回铃音的编码时隙分别为TS7,TS8,TS9。 时分交换的基本组成是一个话音存储器和一个控制存储器。话音存储器是暂时存储输入数字信号。如果是一条输入线只需要一个32X8的RAM存储器。而现在专用的交换芯片(如MT8980)一般有8条2.048Kb/s输入线和8条输出线。它们内部的话音存储器的容量是256×8。控制存储器是用来寄存话音时隙的地址。话音存储器有两种工作方式,一种是时钟写入,控制读出。另一种是控制写入,时钟读出。如图7-2(a)所示,以时钟写入,控制读出为例:话音存储器等于复用线上的时隙数,本例为256个时隙。因此控制存储器每单元需要8bit,对应于256个时隙地址的二进制编码。线路上256个时隙话音信息分别存入256个话音存储单元中,在处理器的控制下将输入Ti存储单元的地址写入控制存储器,相当于输出时隙的存储单元中当输出时隙的地址。然后根据入时隙的地址取出话音存储器的内容送至输出端,完成了将某一入时隙内容转移到另一输出时隙去的作用。图7-2(a)中控制存储器255单元写3),表示入时隙

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档