- 1、本文档共5页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机实验报告(含思考题)实验3
实验三
ARM汇编实现串口通信实验
1.掌握ARM 的串行口工作原理。
2.学习编程实现ARM和PC机的UART通信。
3.掌握ARM裸机下汇编语言编程方法。
1.学习串行通信原理,了解串行通信控制寄存器。
2.编程实现ARM 和计算机之间的串行通信。
1、ARM汇编基础
2、ARM处理器通用IO口的操作
? 硬件:ARM嵌入式开发平台,PC 机一台,并口线,串口线,JTAG板
? 软件:RVDS,H-JTAG
1.异步串行I/O
异步串行方式是将传输数据的每个字符一位接一位(例如先低位、后高位)地传送。数据的各
不同位可以分时使用同一传输通道,因此串行I/O 可以减少信号连线,最少用一对线(输
入,输出)即可进行。
2.串口通信流程
串口通信就是读写寄存器的操作,通过配置相关寄存器,查询寄存器就可以操作串口通信。
需要配置的寄存器有系统时钟,UART行控制寄存器,UART控制寄存器,UART FIFO控制寄
存器,UART MODEM控制寄存器,UART波特率控制寄存器;需要查询的寄存器是发送/接收状
态寄存器。
1. 打开CodeWarrior for RVDS,建立一个工程,通过查S3C2440处理器手册的UART通信
寄存器,serialcommutication.s文件中添加代码实现串口通信传输
2. 设置工程配置选项,Language Setting-Realview Assembler和Realview Compiler中的
Architecture设置为ARM920T,配置RVDS下的连接器Linker-Realview Linker中的RO Base
为0
3.
编译和调试工程。
4. 连接PC和实验板的并口,串口;并口连接至ARM的JTAG口,串口连接至COM PORT
口;打开电源;打开H-JTAG程序(。
5. 点击调试器Dubeg-Run,运行程序,打开超级终端,在开始-程序-附件-通讯里打开
超级终端,使用COM1,设置波特率115200,8位数据位,无奇偶校验,1位停止位,无数
据流控制。
6. 从键盘输入数据,观察超级终端是否打印出字符。如有正确的字符打印,则通信成功。
实验程序:
;************** SerialCommunication Experiment*****************
;相关寄存器地址定义
CLKDIVN EQU 0x4C000014 ;CLKDIVN for PCLK and FCLK
CAMDIVN EQU 0x4C000018 ;CANDIVN
ULCON0 EQU 0 ;UART line control register 0
UCON0 EQU 0 ;UART control register 0
UFCON0 EQU 0 ;UART FIFO control register 0
UMCON0 EQU 0x5000000C ;UART modem control register 0
UBRDIV0 EQU 0 ;UART baud rate divisor register 0
UTRSTAT0 EQU 0 ;UART TX/RX status register 0
UTXH0 EQU 0 ;UART transmit buffer register 0
URXH0 EQU 0 ;UART receive buffer register 0
MPLLCON EQU 0x4C000004 ;MPLL control register
GPHCON EQU 0 ;GPIO F control register
GPHUP EQU 0 ;GPIO F pull-up register
AREA SerialCommunication,CODE,READONLY
ENTRY
ldr r2,=MPLLCON ;设置MPLL为0 FCLK=Mpll=(2*m*Fin)/(p*(2的
s次方)), Fin=16.9344MHz
; m=(MDIV+8), p=(PDIV+2
文档评论(0)