第4章组合电路1详解.ppt

  1. 1、本文档共91页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
二—十进制(BCD码) 七段数码管显示译码器 有灭零控制的8位数码显示系统 四、用译码器设计组合逻辑电路 §4.3.3 数据选择器 F=AB+AB=A ? B C=AB 半加器逻辑电路图 A =1 B F C 半加器 A B F C 图3.3.25 半加器(a)逻辑图 (b)符号 (2) 全加器 半加器 A B F C 全加器 An Bn Cn Fn Cn+1 本位加数 低位向本位的进位 本位和 本位向高位的进位 全加器真值表 Cn An Bn Fn C n+1 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 全加器的卡诺图 试用两片3线-8线译码器74HC138组成4线-16线译码器,将输入的4位二进制代码D3D2D1D0译成16个独立的低电平信号Z0~Z15。 计算机中存储器单元及输入输出接口的寻址 0单元 1单元 2单元 3单元 控制门 控制门 控制门 控制门 译码器 A1 A0 Y0 Y1 Y2 Y3 或接口单元 存储器单元 计算机 中央控制 单元 (CPU) 数据线 地址线 单元选择线 译码器的应用举例: 地址线数n 寻址范围(可选择的单元数) n 2 3 4 16 (单片机) (1K=1024) 20(PC/XT) 26(PC586) (1M=1KK) 32(Pentium) (4G) 三、七段显示译码器 用于将数字仪表、计算机、和其它数字系统中的测量数据、运算结果译成十进制数显示出来。 图3.3.11 半导体数码管BS201A (a)外形图 (b)等效电路 图3.3.12 液晶显示器的结构及符号 (a)未加电场时 (b)加电场以后 (c)符号 图3.3.13 用异或门驱动液晶显示器 (a)电路 (b)电压波形 用4位二进制数0000-1001 分别代表十进制数0-9, 称为二—十进制数, 又称为BCD码 (Binary Coded Decimal) BCD码 十进制数 0 0 0 0 0 0 0 0 1 1 0 0 1 0 2 0 0 1 1 3 0 1 0 0 4 0 1 0 1 5 0 1 1 0 6 0 1 1 1 7 1 0 0 0 8 1 0 0 1 9 七段显示译码器 数字、文字、符号代码 译码器 显示器 a b c d e f g Ya-Yg: 控制信号 高电平时,对应的LED亮 低电平时,对应的LED灭 发光二极管LED 510? Ya Yb Yg a b g 510? 510? 1)二--十进制显示译码器 ----七段数码管显示译码器 半导体数码管BS201A 译 码 器 A3 A2 A1 A0 A3-A0: 输入数据 要设计的七段数码管显示译码器 七段数码管显示译码器 a b c d e f g Ya Yb Yc Yd Ye Yf Yg Ya a b c d e f g 译 码 器 Yb Yc Yd Ye Yf Yg A3 A2 A1 A0 七段显示译码电路真值表 十进制数 A3A2A1A0 Ya Yb Yc Yd Ye Yf Yg 显示字形 0 0 0 0 0 1 1 1 1 1 1 0 0 1 0 0 0 1 0 1 1

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档