译码与译码器.PPTVIP

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
译码与译码器

4.5 译码与译码器 4.5.1 译码器的设计 译码器的基本功能 译码器——二进制译码器 4.5.2 集成译码器 2. 集成译码器典型产品 2. 集成译码器典型产品 2. 集成译码器典型产品 2. 集成译码器典型产品 3. 集成译码器74××138功能表及其应用 74××138集成译码器功能表 74××138基本应用 d)译码器应用 译码器作为数据分配器 74138译码器作为数据分配器时的功能表 用74××138实现任意组合逻辑函数 74××138集成译码器功能表 4. 集成显示译码/驱动器7447(共阳极)、7448(共阴极) 集成显示译码器功能框图 集成电路显示译码器7448功能表 集成显示译码器7448控制端信号作用 * 4.5.1 译码器的功能与设计 4.5.2 中规模集成译码器 4.5.3 数字显示译码器 译码是编码的逆过程,译码即是将输入的某个二进制编码翻译成特定的信号。 具有译码功能的逻辑电路称为译码器。 某种控制信息、符号等 二进制代码 译 码 编 码 译码器 编码器 各类BCD码制或二进制信号相互转换 译码器的扩展使用 数字显示译码器 用较低位数译码器实现任意位数译码 利用译码器实现任意逻辑函数 4线-2线编码→2线-4线译码 8线-3线编码→3线-8线译码 16线-4线编码→4线-16线译码 10线-4线编码→4线-10线译码 二进制译码器 二—十进制译码器 ……… 多位二进制信号 全译码(无伪码输入) 部分译码 拒绝伪码 不拒绝伪码 ……… 各类BCD码制信号 码制转换译码器 e) 二进制译码器 译码输入:n位二进制代码 译码输出m位控制信息: m=2n 译码规则:对应输入的一组二进制代码有且仅有一个输出端为有效电平,其余输出端为相反电平 译码输入 译码输出 2位二进制译码器 译码输入 译码输出 a1 a0 y0 y1 y2 y3 0 0 0 1 1 1 0 1 1 0 1 1 1 0 1 1 0 1 1 1 1 1 1 0 2位二进制译码器 0 1 0 1 0 0 1 0 0 0 1 0 1 1 0 0 0 1 y0 y1 y2 y3 a1 a0 0 0 1 0 0 0 有效电平为“1” 有效电平为“0” 当使能输入端EI有效时,对应每一组输入代码,只有其译码对应的一个输出端为有效输出,其余输出端均为无效输出。 n 个输入端 若干个使能输入端EI 2n个输出端 以二进制集成译码器为代表 1. 集成译码器框图 双2-4线译码器 74××139 两个完全独立 2-4 线二进制译码器; 译码输出低电平有效; 1个低电平有效译码使能端; 封装:DIP16; 3-8线译码器 74××138 单3-8线二进制译码器; 译码输出低电平有效; 2个低电平有效译码使能端和1个高电平有效译码使能端; 封装:DIP16; 4-10线译码器 74145、7442、7443、7444 单个 4-10线译码器; 分别为 8421BCD(74145)、8421BCD(7442)、余3码(7443)、余3格雷码输入(7444); 译码输出低电平有效(74145同时为OC 输出); 无译码使能端; 封装:DIP16; 4-16线译码器 74××154 单个4-16线译码器; 译码输出低电平有效; 2个低电平有效译码使能端 封装:DIP24; 74××138框图与内部电路 3个输入端 3个控制端 8个输出端 L H H H H H H H H H H L L H H L H H H H H H L H H L L H H H L H H H H H H L H L L H H H H L H H H H L L H L L H H H H H L H H H H H L L L H H H H H H L H H L H L L L H H H H H H H L H H L L L L H H H H H H H H L L L L L L H H H H H H H H H × × × × × L H H H H H H H H × × × H X × H H H H H H H H × × × × H × Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 C B

文档评论(0)

panguoxiang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档