集成电路测试的一个幻灯片的教程讲述.ppt

集成电路测试的一个幻灯片的教程讲述.ppt

  1. 1、本文档共45页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
集成电路测试的一个幻灯片的教程讲述

集成电路测试 集成电路的复杂度要求 计算机技术的发展 测试介绍 测试:就是检测出生产过程中的缺陷,并挑出废品的过程。 测试的基本情况:封装前后都需要进行测试。 测试与验证的区别:目的、方法和条件 测试的难点:复杂度和约束。 可测性设计:有利于测试的设计。 简单的测试例子 A=1,B=1 =Z=1 A=0,B=1=Z=0 A=1,B=0=Z=0 A=0,B=0=Z=0 可测性设计举例 可控性: 可观性: 基本概念1:故障和故障模型 故障:集成电路不能正常工作。 故障模型:物理缺陷的逻辑等效。 故障举例 物理缺陷 逻辑等效 逻辑门故障模型 固定值逻辑:所有缺陷都表现为逻辑门层次上线网的逻辑值被固定为0或者1。 表示:s-a-1, s-a-0。 桥接 逻辑门故障模型的局限性 故障的等效和从属 故障等效 故障从属 故障类型与测试码 测试码 故障 A B C Z 1 1 1 0 A/0, B/0, C/0, Z/1 0 1 1 1 A/1,Z/0 1 0 1 1 B/1,Z/0 1 1 0 1 C/1,Z/0 基本概念2:测试向量和测试图形 测试向量:加载到集成电路的输入信号称为测试向量(或测试矢量)。 测试图形:测试向量以及集成电路对这些输入信号的响应合在一起成为集成电路的测试图形。 测试仪 测试仪是测试集成电路的仪器。它负责按照测试向量对集成电路加入激励,同时观测响应。目前,测试仪一般都是同步的,按照时钟节拍从存储器中调入测试向量。 测试仪参数 测试仪特点 同步时序 激励的波形有限 响应的测试时刻有限 支持clock burst 测试仪的规定波形举例 break 管脚信号图 测试仪的规定波形举例 测试码规定图1: 测试仪的规定波形举例 测试码规定图2: 测试向量的生成 人工法 程序自动生成 自测试 手工生成 故障建立 故障传播 决策及测试码生成 故障图 手工测试码 组合逻辑测试法1:差分法 差分法(Boolean difference method)是一种测试向量的生成方法。它不依赖路径传播等技巧,而是依靠布尔代数的关系,通过运算来确定测试向量。 差分法 定义 如果 那么在xi上的固定逻辑值就可以被检测到,否则就不能。 差分法的性质 差分法 如果g(X)与xi无关,则可以简化为: 如果要检测s-a-0的故障,则使用: 如果要检测s-a-1的故障,则使用: 差分法的例子 对于x1的错误,推导如下: 测试法2:D算法 激活 传播 决策 D算法 故障例子 SoC测试中的几个常用技术 静态电源电流测试(Iddq) 扫描路径法 BIST Boundary Scan Iddq Iddq: 静态电流测试。测试时使电流越小越好。 一般设置: 没有三态。 内部RAM关闭。 上下拉电阻设置为合适电平。 扫描路径法 扫描路径法是一种规则的可测试性设计方法,适用于时序电路。其设计思想是把电路中的关键节点连接到一个移位寄存器上,当作为扫描路径的移位寄存器处于串入/并出状态时,可以用来预置电路的状态。当作为扫描路径的移位寄存器处于并入/串出状态时,可以把内部节点的状态依次移出寄存器链。 扫描路径法 扫描路径法 测试扫描路径本身 移入测试序列,电路进入正常工作,测试与扫描路径相连的部分电路 移出扫描路径,检查状态的正确性 扫描路径法注意事项 尽量使得扫描路径像一个标准的扫描链。 Avoid gated clocks or make them predictable when in test mode Avoid latches or make them transparent when in test mode Controllable asynchronous set/reset during test mode Avoid tri-state logic if possible Configure ASIC bi-direct pins as output only during test mode (make all output enables active) Use externally generated clocks Avoid combinatorial feedback loops 扫描路径的简单例子 BIST 内置式自测(BIST) 将一个激励电路和一个响应电路加在被测电路(CUT)中。激励电路会产生大量激励信号,并将其应用于CUT中,响应电路就用来对CUT的响应进行评测。 与ATE不同,BIST的性能不受负载板或测试头电气特性的限制。 RAMBIST JTAG 目的:由于表面贴装技术以及高密度封装(BGA)的使用,使得PCB的密度越来越高,以往

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档