- 1、本文档共13页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
十字路口交通灯模拟红绿灯控制电路课程设计_毕业设计
2016 ~ 2017 学年 第 一 学期
《 数字电子技术 》
课 程 设 计 报 告
题 目:
专 业:
班 级:
姓 名:
指导教师: 倪琳
电气工程学院
2016年 月 日
1、任务书
课题名称
指导教师(职称)
倪琳
执行时间
2016~ 2017 学年第一学期 第 周
学生姓名
学号
承担任务
设计目的
设计要求
目录
摘 要 3
第一章 设计任务与要求 4
第二章 基本方案 4
2. 1 方案一 4
2. 2 方案二 4
2. 3 方案三 4
第三章 方案选择 4
第四章 电路原理图 4
4. 1 计数模块电路 4
4. 2 红灯闪烁电路 5
4. 3数码管显示电路 5
4. 4 194模块 8
4. 5主体电路图 10
4. 6元器件清单 10
第五章 电路调试 11
5. 1 Protues软件仿真 11
5. 2 硬件电路调试 11
5.2.1 测试电路 12
5.2.2 硬件测试出现问题及解决方案 14
第六章 电路测试后总结 15
6. 1 设计小结 15
6. 2 设计缺点 15
6. 3 系统性能分析 15
参考文献 15
摘 要
中文摘要:在城市交通道路中,由两条道路的汇合点所形成的十字交叉路口很多。为了确保交通安全及车辆的迅速、有效的通行,在交叉路口的每个入口处需要设置红、绿、黄三色信号灯。对于机动车来说,红灯亮时,禁止通行;绿灯亮时,则允许通行;黄灯亮时,则提示司机将行使中的车辆减速并准备停下来。
十字路口交通灯的控制逻辑采用数字电路很容易实现。根据交通灯控制的点功能不同,有简单的红、黄、绿三色交通灯控制电路。有带时间显示的控制电路;有主干道与支干道通行时间不同的控制电路;有带时间转换功能的交通灯控制电路;有手动控制电路。一般交通灯控制电路主要由定时器、控制器、译码和显示几个部分组成。
关键词:交通灯 定时器 控制器
一、 设计任务与要求
1.按照红-绿-黄顺序轮流点亮
2.东西向绿灯与南北向红灯不同时亮,南北向绿灯与东西向红灯不同时亮
3.东西向黄灯点亮时南北向红灯闪烁,南北向黄灯点亮时东西向红灯闪烁
4.当绿灯亮时数显开始倒计时
二、基本方案
通过74192进行计数,D触发器跳变使下一组74192开始计数,也可通过开关来控制D触发器,在此基础上用移位寄存器替代D触发器来控制74192。
。
四、电路的原理图
4. 1计数模块电路
计数模块电路如图4-1所示
图4-1计数模块电路图
4. 2红灯闪烁电路
红灯闪烁电路如图4-2所示
图4-2红灯闪烁电路
4.3数码管显示电路
数码管显示电路如图所示
图4-3 数码管显示图
47显示、47真值表及7段数码管如图所示
图4-4 7段数码管引脚图
图4-5 47真值表
说明
LS47是由“与非”门、输入缓冲期和7个“与-或-非”门组成的BCD-7段译码器/驱动器。通常是低电平有效,搞的灌入电流的输出可直接驱动显示器。7个“与非”门和1个驱动器成对连接,以产生可用的BCD数据及其补码至7个“与-或-非”译码门。剩下的“与非”门和3个输入缓冲期作为“试灯输入”LT端、灭灯输入/动态灭灯输入BI/RBO端及动态灭灯输入RBI端。该电路接受4位二进制编码-十进制数(BCD)输入并借助于辅助输入端状态将输入数据译码后去驱动一个七段显示器。
LS47的输入结构设计成能承受7段显示所需要的相当搞的电压(最大反流250微安时可承受15V)。驱动显示器各段所需高达24mA的电流可以由其高性能的输出晶体管来直接提供。BCD输入计数9以上的显示图案是鉴定输入条件的唯一符号。
LS47有自动前、后灭零控制(RBI和RBO)。试灯(LT)可在BI/RBO端处于高电平的任何时刻去进行,该电路还含有一个灭灯输入(BI),它用来控制灯的亮度或禁止输出。
LS47这种七段译码器在应用中可以驱动共阳极的发光二极管或直接驱动白炽灯指示器。
图4-6 47显示
4.4 194模块
194模块,194管脚图以及194真值表如图所示:
图4-7 194模块图
图4-8 194真值表图
当清除端(CLEAR)为低电平时。输出端(QA~QD)均为低电平。
当工作方式控制端(S0,S1)均为高电平时,在时钟(CLOCK上升
沿的作用下,并行数据(A~D)被送入相应的数据端
文档评论(0)