03IO译码论述.ppt

  1. 1、本文档共35页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第 三 章;教学重点 I/o端口及其编址方式 I/o端口地址译码;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.1 I/o端口及其编址方式;3.2 I/o端口地址分配;3.2 I/o端口地址分配;3.2 I/o端口地址分配;3.2 I/o端口地址分配;3.3 I/o端地址译码;3.3 I/o端地址译码;3.3 I/o端地址译码;3.3 I/o端地址译码;3.3 I/o端地址译码;3.3 I/o端地址译码;3.4 GAL器件及其在I/O地址译码中的应用。 一、GAL器件的特点 1、可以实现组合逻辑和时序逻辑电路多种功能 2、采用电擦除工艺,门陈列单元可以改写,因而器件的逻辑功能可以重新配置。 3、具有硬件加密功能,可以防止复制。 4、速度高而功耗低。 二、GAL器件的开发工具及开发步骤 1、开发工具 硬件工具:编程器EXPRO-4、ALL-03、ALL-07 软件工具:编译型CUPL、ABEL及汇编型FM。 2、开发步骤与方法 1)利用文本编辑程序(EDIT)按一定格式编写GAL编程输入源文件(GAL设计说明书); GAL16V8 ; -1- BASIC GATES ; -2- JIN YONG XIAN ; -3- BGATES ; -4- C D F G M N P Q I GND ; -I- J K L R O H E B A VCC B=/A ;INVERTER -J- E=C*D ;AND GATE H=F+G ;OR GATE L=/I+/J+/K ;NAND GATE O=/M*/N ;NOR GATE R=P*/Q+/P*Q ;XOR GATE DESCRIPTION ;KEY WORD; THIS EXAMPLE ILLUSTRATES THE USE OF GAL DEVICE AND ITS DEVELOPMENT TOOL 第1行 器件型号,必须大写 第2行 标题(GAL器件应用) 第3行 设计者姓名、日期 第4行 电子标签 第I行 引脚名,可占用多行 第J行 逻辑方程,可占用多行 第K行 程序描述。DESCRIPTION是关键字,不可以少,??必须大写。 ;2)使用FM.EXE对GAL输入源文件进行汇编,并生成三个文件. LST列表文档文件-源文件和引脚分配图 PLT熔丝状态分配图文件-供用户查看逻辑方程 JED分布数据文件-包含门阵列中所有节点的编程信息代码 3)使用ALL-03编程器将扩展名为.JED装载文件“烧”到GAL中 三、采用GAL的I/O端口地址译码电路设计 1、要求 利用GAL器件设计MFID多功能微机接口实验平台的I/O端口地址译码电路,地址范围300H-3FFH,分成16段,每段包含接口4片,每个接口拥有4个端口。 2、分析 ;1)地址线的分配与使用 最高两位地址线A9=A8=1,其次,分成16段,由A7A6A5A4四位地址线组合实现段选,每段包含4片,用A3A2实现片选,每片有4个端口,用A1A0直接寻址端口。 2) 参加译

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档