- 1、本文档共39页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
重点放在基本概念、基本方法、分析和解决问题的能力上。
器件:掌握外特性, 涉及MSI题目将给出功能表或表达式及逻辑框图。;第1章 数制和码制;第2章 逻辑代数基础;例题:;;第3章 门电路;? 判定下列表达正确的电路:见下图: 解:若为TTL门(A、B、D) 若为CMOS门(B、C), ;第4章 组合逻辑电路;例题: ;;②设A1=A、A0=B得D0=C、D1=C 、D2=0、D3=1如左图③Y=∑m(1、2、6、7)如右图;第5章 触发器 ;画图时的注意事项:;4*、主从结构(RS,JK),1.若输入在CP=1时多次翻转,则从触发器的状态由下降沿时的主触发器状态决定。主从RS,主触发器状态可随RS的变化而多次翻转;主从JK,主触发器状态随JK的变化只会翻转一次。2.有异步置0(复位)/置1时,主、从触发器同时复位/置1。;5、边沿触发器,注意触发器的延迟时间。当时钟上升/下降沿到来时,输入是跳变??,则触发器的状态由时钟上升/下降沿到来之前的稳定的输入所决定。;例题:根据已知波形画出对应的Q1、Q2、Q3的波形。如下图。 ;;第6章 时序逻辑电路;例题:;;(2)图5-2中计数器为74161
解:①画下图的状态转换图如下; 0000→0001→0010→0011→0100
置0 N=10 置位
1100←1011←1010←1001←1000
;②按下面的状态转换图改画电路(如图)
0000→0001→0010
N=6
1001←1000←0011
;第10章 脉冲波形的产生和整形;2.例题:;(2)图 6-2所示电路为555定时器构成的
压控振荡器,比较电压为VI和1/2VI(6-29)
当VCC=8V、R1=5K、 R2=10K、C=0.1μF 、VI=6V时求振荡频率之值;
②画出VC、V0端的波形。 ;解:V5=VI,VT+=VI,VT-=1/2VI
T=T1+T2=2.07 mS F=483HZ。波形图如下。 ;第七章 半导体存储器;2. 例题:;;由表得逻辑式为
可用PROM实现
化简得
可用EPLA实现;第11章 DAC和ADC;ADC的性能比较;例题:;(3) 图9-1中I为恒流源
①该电路为DAC,
②当输入分别为0001和1111时VO的表达式。
输入0001时VO=(1/16)IR
输入1111时VO=(15/16)IR
;(4)并联比较型ADC如图9-2,若VI≥5V时D1D0=11,求:①当VI=3.7V时D1D0=?误差为多少?②设计代码转换电路,用与非门实现,要求电路最简。 ;解:①当Q2Q1Q0=111时D1D0=11,可得:
VREF =5V,VREF=7V,Δ=2V,
当VI=3.7V时,Q2Q1Q0=011,D1D0=10(10的精确值=4V),误差为0.3V。
②列功能表 化简为:D1=Q1 D0=Q2+Q1Q0
Q2Q1Q0 D1D0
000 00
001 01
011 10
111 11
其余为约束项
文档评论(0)