网站大量收购闲置独家精品文档,联系QQ:2885784924

武汉理工大学10级-EDA复习.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
武汉理工大学10级-EDA复习

EDA原理及应用复习题 重概念,重基础,原理,程序、画图:波形图、电路图 题型: 一、选择题 二、问答题 三、画图题:波形图、电路图 四、程序设计:波形图、电路图、状态图——程序 注意:题目可能有多问! 重要知识点: EDA概念、设计方法;SOPC的基本概念。 PLD:简单PLD编程原理;查找表原理(例子);FPGA和CPLD的可编程是主要基于什么结构?特点?选用原则。 基于EDA的电子系统设计:设计流程, 综合、时序仿真和功能仿真。 Verilog-HDL基本语法:标识符、数字表示;操作符:并位操作,逻辑操作符等。 程序结构:几个部分?模块:端口说明,功能描述。 组合逻辑电路、时序电路、状态机设计(Moore和Mealy区别) 并行语句、顺序语句; IF语句、过程语句(启动条件); 不完整的条件语句的应用。 变量类型:wire和reg类型; 阻塞赋值、非阻塞赋值; 层次化设计:元件例化(两种匹配形式)、函数、过程、任务;IP核知识。 设计优化:资源优化和速度优化的方法。 initial、parameter、 基于EDA软件的FPGA / CPLD设计流程为:原理图/HDL文本输入 →功能仿真→ 综合 → 适配 →时序仿真→ 编程下载 → 硬件测试。 波形仿真的目的是什么?如何确定输入波形?仿真的目的是验证设计和预期是否相符。仿真测试的原则是完备、有效、结果清晰。输入波形应与实际要求尽可能相同,要验证所有可能的输入状态。选择合适的周期与脉冲个数。 EDA工具中,设计输入编译器、HDL综合器、仿真器、适配器、下载器。HDL综合器是将硬件描述语言转化为硬件电路的重要工具软件…… ; EDA、LPM的中文含义是指?EDA技术经历了哪几个发展阶段? HDL、FPGA、CPLD、Synthesis、RTL、LUT、SOPC、SOC、EAB 什么是prim和mf库?基本的元件;宏功能库。 HDL 超高速集成电路硬件描述语言 FPGA 现场可编程门阵列 RTL 寄存器传输级 SOPC 可编程片上系统 SOC 单芯片系统 LUT 查找表 EDA 电子设计自动化 Synthesis 综合 LPM 参数可定制宏模块库 ISP 在系统编程 ASIC 专用集成电路 LAB 逻辑阵列块 EAB 嵌入式阵列块 IP核在EDA技术和开发中具有十分重要的地位;从IP核的提供方式上,通常将???分为软IP、固IP和硬IP;各有什么特点?提供用VHDL等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路的IP核为软IP、硬IP为提供设计的最终产品----掩膜;固IP为以网表文件的形式提交用户,完成了综合的功能块。 EDA的设计输入通常有图形输入(原理图、波形图和状态图)、文本输入等 应用开发中选用FPGA或CPLD应考虑哪些因素? 全加器、多路选择器、三态门; 计数器、优先编码器、译码器、移位寄存器的VHDL描述? 同步时序和异步时序设计? 简述Mealy型状态机和Moore型状态机的主要不同之处。 电子系统设计优化,主要考虑面积优化(主要考虑提高资源利用率减少功耗)和速度优化(提高运行速度),面积优化的方法有:资源共享、逻辑优化、串行化;速度优化的方法主要有:流水线设计、寄存器配平和关键路径法。 例子: 已知状态机状态图如图(a)所示: 1. 试判断该状态机类型,并说明理由。 该状态机为moore型状态机,输出数据outa和输入ina没有直接逻辑关系,outa是时钟clk的同步时序逻辑。 2. 根据状态图,写出对应于结构图(b),分别由主控组合进程和主控时序进程组成的Verilog HDL有限状态机描述。

文档评论(0)

haihang2017 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档