- 1、本文档共15页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Quartus程序到fpga开发板的教程张显编
Quartus下载程序到fpga开发板的教程
——————笔者:张显
第一篇
一.建quartus软件工程
打开quartus软件,点击File,再在其下面点击New project Wizard,出现下图
点击next,出现下图,第一行修改工程路径(注意路径中不要有中文和空格),第二个空白行命名工程名字,和上面的名字一致,第三行自动生成
点击next,出现下图,不做改动
继续点next就行,有
选择device family系列,再选择芯片类型
5.点next,有下图
再点击next则有
点击finish即完成工程的建立
在存在原代码的情况下,将原代码加入工程
按照刚才的路径查看所建的工程有:
打开原代码所在地(个体情况不一样,看自己的在哪)有以下
里面有2个文件夹很重要,就是source和tcl,source里面就是我们程序的源代码
将sourece 和tcl拷贝到刚才建立的那个工程文件夹下,结果如下
回到quartus软件中,点击project,在其下点击add files in project ,有
点击图中红色处,有
选中图中的3个.v文件,并点击打开,立即有
6.点击applay、再点OK即可
回到quartus软件中,点击红色file处,可以看到刚才添加的3个文件
选择顶层文件,根据所编代码模块,自行选择之一,上图中选择了mix模块,右键单击,并点击set as top level entity,之后就有,Hierarchy中显示的是mix模块,说明顶层模块设置成功
工程的其余设置
点击红色处,之后单击Device,有
点击上图红色处Device and pin options,则有
点击configuration,按照下图红色处配置修改(EPCS64根据自身情况选择)
选择unused pins,如下
按照上图设置,输入三态模式
选择voltage,FPGA的I/O口是3.3v的TTL电平,选择它,有下:
把dual_purpose pin进行设置,双功能引脚都设置为普通的I/O口即可
编译工程
进行编译,点击图中红色处,一个三角
编译后的结果,显示编译成功,同时会生成一个编译报告
上图编译报告会显示一些所用FPGA的资源
点击pin planner,则生成以下画面
4.进行引脚分配,在红色处逐一进行选择,双击原来空白处并下拉,关闭,在进行编译即可
下载程序
1.编译过后,点击红色处图标显示programmer,进入下载界面如下:
添加文件,编译后有2中文件,sof、pof文件2种,JTAG??载时用sof文件、AS下载使用pof文件,用JTAG下载时,存在RAM里,一旦掉电程序会丢失,上电后要重新下载,用AS下载的话,则是固化了,掉电也不会丢失,一般编译后,文件会自动加载,如没有,就点击下图红色处寻找,进行添加即可:
USB下载器连上,电源线通上,按下开关,点击旁侧的start,进行下载
看到右上方显示绿色进度条为100%,说明下载成功
实验现象以及开发板图
第二篇(简洁版)
1.在某个路径下创建一个文件,做为工程文件的路径,命名
2.在Quartus中先创建一个文件File,把file另存为上面那个工程文件路径下,在新建的verilog?HDL文件中编写好所需程序,然后保存,注意文件名要和module后的文件名一致,如果不一致就会导致出错
这时会跳出一个对话框,问要不要为这个文件创建工程,点击是的,3.开始工程的创建,关于工程创建,参考上一篇第一部分
4.之后进行第三部分,工程的其余设置,参考上篇
5.编译,,分配引脚,下载程序,参考上篇
AS下载,请参照《FPGA-AS_下载使用说明书》这个文档,一定要注意,软件配置好以后,硬件的接口一定也变成AS下载接口!!
文档评论(0)