- 1、本文档共84页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2016-§6时序逻辑电路
§6 时序逻辑电路;二、本章重点与难点;6.1 时序逻辑电路的基本概念
6.1.1时序逻辑电路的模型与分类
6.1.2时序逻辑电路功能的表达
6.2 同步时序逻辑电路分析
6.2.1 分析同步时序逻辑电路分析的一般步骤
6.2.2 同步时序逻辑电路分析举例
6.3 同步时序逻辑电路设计
6.3.1 设计同步时序逻辑电路分析的一般步骤
6.3.2 同步时序逻辑电路设计举例
6.4 异步时序逻辑电路分析
6.5 若干典型的实现逻辑集成电路
6.5.1 寄存器与移位寄存器
6.5.2 计数器;6.1 时序逻辑电路的基本概念;(3) 时序电路的分类;6.1.2 时序电路功能的表达;6.1.2 时序电路功能的表达;【例题6-1】:写时序电路的逻辑方程组;2. 状态表;3. 状态图;Y;【解析题1】:P319 题6.1.5; 已知某时序电路的状态表如表题6.1.6所示,输入为A,试画出它的状态图。
如果电路的初始状态在b,输入信号A依次是 0、1、0, 1、1、1、1,试求其相
应的输出。;§6 典型习题解析;6.2 时序逻辑电路的分析;6.2.2 同步时序逻辑电路分析举例;6.2.2 同步时序逻辑电路分析举例(续);6.2.2 同步时序逻辑电路分析举例(续);6.2.2 同步时序逻辑电路分析举例-2;6.2.2 同步时序逻辑电路分析举例-2;6.2.2 同步时序逻辑电路分析举例-2;6.2.2 同步时序逻辑电路分析举例-3;6.2.2 同步时序逻辑电路分析举例-3;6.2.2 同步时序逻辑电路分析举例-3;6.2.2 同步时序逻辑电路分析举例-3;6.2.2 同步时序逻辑电路分析举例-3;6.2.2 同步时序逻辑电路分析举例-3;讨论内容:;6.3 同步时序逻辑电路的设计;6.3.1 设计同步时序电路的一般步骤;【例1】:;6.3.2 同步时序电路设计举例(1);第3步:状态分配;表: 激励信号及输出信号的真值表;第6步:画逻辑电路;6.3.2 同步时序电路设计举例(2);例2解题步骤:;6.3.2 同步时序电路设计举例(2);6.3.2 同步时序电路设计举例(2);确定激励方程组和输出方程组;画逻辑电路;6.3.2 同步时序电路设计举例(2);【例1】:用D触发器设计一个8421 BCD码同步十进制加计数器。;状态化简(合并等价状态);;一、知识点回顾;二、分析异步时序逻辑电路时特须注意的问题;三、异步时序逻辑电路分析实例(1);例6.4.1的时序图;;异步时序逻辑电路分析实例(2);;6.5 若干典型的时序逻辑集成电路;6.5.1 ??存器和移位寄存器;② 工作原理( 74HC/HCT374 )-1;2.工作原理( 74HC/HCT374)-2;74 HC/HCT374的功能表;3.工作模式:;② 基本右移移位寄存器工作原理;DSI=D3D2D1D0由高位(D3)→低位(D0)依次输入;DSI=D3D2D1D0由高位(D3)→低位(D0)依次输入;DSI=D3D2D1D0由高位(D3)→低位(D0)依次输入;基本触发器时序图;(2)典型集成电路(74HC/HCT164);2. 多功能双向移位寄存器;集成芯片74HC/HCT194内部电路;集成芯片74HC/HCT194功能表;6.5.2 计数器;一、典型集成电路74LV161 (4位二进制计数器);二、用集成计数器构成任意进制计数器;对74LS161用反馈凊零法构成九进制计数器;【例2】:;【例3】:;用两片74LS161级联成50进制计数器 ;【例5】: 用两片74LS161级联成16×16进制同步加法计数器;三、典型集成电路74HC/HCT390 (4位十进制计数器); 74HC390内部逻辑电路图:P295;四、环形计数器;② 工作原理;① 电路结构:;P291;移位寄存器电路组成:;工作模式:;第6章 习题
6.1.2 6.1.3 6.1.7
6.2.3 6.2.5 6.2.6
6.5.1 6.5.7 6.5.8
6.5.11 6.5.13 6.5.14
文档评论(0)