计算机组成原理 计算机组成原理习题 第一章: 1、 冯诺依曼机的工作.doc

计算机组成原理 计算机组成原理习题 第一章: 1、 冯诺依曼机的工作.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计算机组成原理 计算机组成原理习题 第一章: 1、 冯诺依曼机的工作

计算机组成原理 PAGE  PAGE 6 第 PAGE 6页 Copyright: 鹿江锋 马明强 计算机组成原理习题 第一章: 冯诺依曼机的工作方式的基本特点是(B) A 、指令流、单数据流 B、按地址访问并顺序执行指令 C 、堆栈操作 D、存储器按内容选择地址 2、下列描述中正确的是(B) A 、控制器能够识别、解释和执行所有的指令及存储结果 B 、计算机主要由输入/输出单元、控制器、存储器和运算器构成 C 、所有的数据运算都在控制器中完成 D 、以上三者都正确 7、从计算机系统结构的发展和演变看,早期的计算机是以(运算器)为中心的系统结构, 而近代的计算机是以(主存储器)为中心的系统结构 8、在下列常用术语后面,写出相应的中文名称: VLSI(Very Large Scale Integration 超导规模集成电路) MPP (Massively Parallel Processor 大规模并行处理机) RISC (Reduced Instruction Set Computer 简化指令系统计算机) DMA (Direct Memory Access 直接存储访问) 第二章: 例2.18 x=-0.1101, y=0.1011, 用补码一位乘法求[x×y]补=? 成本 (此题自己计算) 6、若一个数的编码它的真值为+7,则该编码是(D) A、原码 B、反码 C、补码 D、移码 13、补码运算的特点是符号位(B) A、与数值位分别进行运算 B、与数值位一起参与运算 C、要舍法 D、表示溢出 21、若寄存器中存放的数据的(C),则经过一次算术右移操作后,结果相当于原来的数除以2。 A、原码 B、反码 C、补码 D、无符号数 5、在浮点加法运算中,重要的操作内容及步骤是(对阶)、(求和)、(规格化) 11、变形补码判断溢出的条件是(结果的两个符号位不同) 第三章: 6、有关Cache的说法中正确的是(B) A、只能在CPU以外 B、CPU内外都可以设置Cache C、只能在CPU以内 D、若存在Cache,则CPU就不能再访问内存 7、采用虚拟存储器的主要目的是(B) A、提高主存储器的存取速度 B、扩大主存储器的存储空间,并能进行自动管理调度 C、提高外存储器的存取速度 D、提高外存储器的存储空间 8、常用的虚拟存储系统由(A)两级存储器组成,其中辅存是大容量的磁表面存储器 A、主存—辅存 B、Cache—辅存 C、主存—Cache D、通用寄存器—主存 10、需要刷新的存储器是(D) A、Cache B、Rom C、静态存储器 D、动态存储器 2、三级存储系统是由(快存)、(主存)和(辅存)组成的。二级存储系统则由(主存)和(辅存)组成。分级的目的是(解决容量,速度价格之间的矛盾)。 12、常用的地址映像方法有(直接映像)、(全相联映像)、组相联映像三种。 17、在多级存储体系中、Cache的主要功能是(匹配CPU和主存之间的速度),虚拟存储器的主要功能是(匹配主存和辅存之间的速度)。 8、为什么当前的计算机系统中,多选用DRAM芯片组成主存储器? 答:因为DRAM芯片生产成本低,集成度高,可组成较大容量的存储器。 10、高速缓冲存储器在计算机系统中的主要作用是什么?用什么类型的存储器芯片实现,为 什么?高速缓冲存储器与主存在读/写原理方面有何区别? 答:使用高速缓冲存储器是为了缓解主存储器读/写速度慢,不能满足CPU运行速度需求的矛盾。高速缓冲存储器是用静态存储器的芯片实现的,因为静态存储器的芯片不需要刷新,速度快。主存储器读/写原理是:必须在指令中给出主存的存储单元地址,通过译码电路选中主存的一个单元,再执行读/写操作。高速缓冲存储器的容量小,无法用主存地址去选择高速缓冲存储器的一个单元,所以高速缓冲存储器的每个存储单元由以下三部分组成。 数据字段 当CPU第一次读出主存某一单元的内容是,顺便写进高速缓冲存储器的某一个单元。 有效位 ‘1’ 表示数据字段内容有效,‘0’ 表示数据字段内容无效。 标志字段 保存相应主存存储单元的地址信息。当程序中的一条指令要用一个内存地址读主存的某一格单元时,就用这一地址来与Cache中的各个标志字段的内容相比较,若有相同者,则该高速缓冲存储器单元的数据字段内容就是需要的数据。 11、高速缓冲存储器有哪三种主要的

文档评论(0)

153****9595 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档