新型《微计算机原理(潘名莲等编著)》第5~8章课件.ppt

新型《微计算机原理(潘名莲等编著)》第5~8章课件.ppt

  1. 1、本文档共477页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
新型《微计算机原理(潘名莲等编著)》第5~8章课件

*;;*;*;*;*;*;*;*;*;*;*;*;*;存储器芯片示意图;*;静态RAM芯片的引脚特性;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;*;第7章 微计算机的中断系统;7.1 中断控制方式的优点 1、分时操作 2、实时处理 3、故障处理;7.2 8086/8088的中断机构 7.2.1 中断源 1、外部中断(硬中断) 2、内部中断(软中断) 3、中断的优先权;7.2.2 中断过程;软中断指令INT n、INTO、除法错、单步中断: (中断类型号已定) 中断过程: ① 将F入栈保护;清标志IF、TF ② 入栈保护断点地址 ③ 从中断向量表取中断服务程序的入口地址; 并送入CS:IP,执行中断服务程序 中断服务程序中返回指令IRET的执行: ① 从堆栈弹出2个字(断点地址)到CS:IP ② 从堆栈弹出1个字到F;NMI中断: (中断类型号已定) 一般用于特殊场合,与软中断过程类似(P277);7.2.3 中断向量表的设置方法: (1) VDATA SEGMENT AT 00H ORG n*4 VINTSUB DW noffset, nseg VDATA ENDS ;(2) 利用INT 21H(AH=25H;AH=35H)(P365) INT 21H(AH=35H) 功能:取中断向量 入口参数:AL=中断类型号 出口参数:ES:BX=中断向量 ; INT 21H(AH=25H) 功能:设置中断向量 入口参数:DS:DX=中断向量,AL=中断类型号 ;代码段中直接写入: 设用户中断的类型号=0BH,中断服务程序的入口地址为0100H:2000H 例:PUSH DS XOR AX,AX MOV DS,AX MOV AX,2000H MOV WORD PTR[002CH],AX MOV AX,0100H MOV WORD PTR[002EH],AX POP DS;7.3 外部中断 7.3.1 NMI中断: 7.3.2 INTR中断 : 1、电平触发方式(8086的INTR引脚) 2、可由IF=0屏蔽 3、响应过程;7.4 中断的优先权管理 7.4.1 软件查询方式:;INT_SER PROC PUSH AX ;保护现场 … PUSH DX IN AL, 20H ;查询中断请求寄存器 SAL AL,1 JC PERIPA ;D7=1,转外设A服务程序 SAL AL,1 JC PERIPB ;D6=1,转外设B服务程序 PERIPC:… ;执行外设C服务程序 PERIPA:… ;外设A服务程序 PERIPC: … ;外设B服务程序;7.4.2 菊花链法:M/IO WR IOW;7.4.3 专用芯片管理方式: 比较:1、; ;7.5 可编程中断控制器8259A; 8259A的工作特点: ①单片能管理8级中断;采用级联,可构成双级机构管理64级中断 ②实现优先权判断、提供中断类型号、屏蔽中断输入等功能 ;① CS ② WR ③ RD ④ D7~D0 ⑦ INT: ⑧ IR7~IR0: ⑨ INTA: ;⑤ CAS2~CAS0:级连信号引脚,实现芯片的级连(参见图7-8);;(1)数据总线缓冲器 (2)读写逻辑 (3)级联缓冲/比较器 ;(4)~(7): IRR(INT Request Reg)、PR(PRIOR REG)、 ISR(INT Service Reg)、I

文档评论(0)

hhuiws1482 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:5024214302000003

1亿VIP精品文档

相关文档