网站大量收购独家精品文档,联系QQ:2885784924

数电课件ch06_5若干典型的时序逻辑集成电路.pptVIP

数电课件ch06_5若干典型的时序逻辑集成电路.ppt

  1. 1、本文档共53页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数电课件ch06_5若干典型的时序逻辑集成电路

异步时序逻辑电路分析应该注意什么?;6.5 若干典型的时序逻辑集成电路;6.5 若干典型的时序逻辑集成电路;8位CMOS寄存器74HC374;8位CMOS寄存器74HC/HCT374;8位CMOS寄存器74LV374;2、 移位寄存器;(1) 基本移位寄存器;D3=Qn2 ; 1 0 1 1;DSI 从高位开始输入;(2)典型集成电路;2. 多功能双向移位寄存器;实现多种功能双向移位寄存器的一种方案(仅以FFm为例);(2)典型集成电路 CMOS 4位双向移位寄存器74HC/HCT194 ;74HCT194 的功能表 ;2、计数器的分类;同步计数器;(1) 异步二进制计数器---4位异步二进制加法计数器;结论:;;②典型集成电路 中规模集成电路74HC/HCT393中集成了两个4位异步二进制计数器在 5V、25℃工作条件下,74HC/HCT393中每级触发器的传输延迟时间典型值为6ns。;Q0在每个CP都翻转一次;复习;4位二进制同步加计数器逻辑图;; (2)典型 集成计数器74LVC161;74LVC161逻辑功能表;(2)时序图;例6.5.1 试用74LVC161构成模216的同步二进制计数器。;1). 异步二-十进制计数器;两种连接方式的状态表; 2). 用集成计数器构成任意进制计数器; (2) 反馈置数法;(1)工作原理;a、电路;状态编号; ?时序逻辑电路一般由组合电路和存储电路两部分构成。它们在任一时刻的输出不仅是当前输入信号的函数,而且还与电路原来的状态有关。时序电路可分为同步和异步两大类。逻辑方程组、状态表、状态图和时序图从不同方面表达了时序电路的逻辑功能,是分析和设计时序电路的主要依据和手段。 ?时序电路的分析,首先按照给定电路列出各逻辑方程组、进而列出状态表、画出状态图和时序图,最后分析得到电路的逻辑功能。时序电路的设计,首先根据逻辑功能的需求,导出原始状态图或原始状态表,有必要时需进行状态化简,继而对状态进行编码,然后根据状态表导出激励方程组和输出方程组,最后画出逻辑图完成设计任务。。;本章第二次作业;6.7 时序可编程通用阵列逻辑器件(GAL);6.7.1 时序可编程逻辑器件中的宏单元;1. 通用阵列逻辑(GAL) 在PLA和PAL基础上发展起来的增强型器件.电路设计者可根据需要编程,对宏单元的内部电路进行不同模式的组合,从而使输出功能具有一定的灵活性和通用性。;3. 现场可编程门阵列(FPGA) 芯片内部主要由许多不同功能的可编程逻辑模块组成,靠纵横交错的分布式可编程互联线连接起来,可构成极其复杂的逻辑电路。它更适合于实现多级逻辑功能,并且具有更高的集成密度和应用灵活性在软件上,亦有相应的操作系统配套。这样,可使整个数字系统(包括软、硬件系统)都在单个芯片上运行,即所谓的SOC技术。;可编程与阵列(32X64位); GAL的电路结构与PAL类似,由可编程的与逻辑阵列、 固定的或逻辑阵列和输出电路组成,但GAL的输出端增设了 可编程的的输出逻辑宏单元(OLMC)。通过编程可将 OLMC设置为不同的工作状态,可实现PAL的所有输出结构,产生组合、时序逻辑电路输出。;数据选择器;乘积项数据选择器(2选1);乘积项数据选择器:根据AC0和AC1(n)决定与逻辑阵列的第一乘积项是否作为或门的一个输入端。只有在G1的输出为1时,第一乘积项是或门的一个输入端。;OMUX:根据AC0和AC1(n)决定OLMC是组合输出还是寄存器输出模式;三态数据选择器(4选1);FMUX: 根据AC0和AC1(n)的不同编码,使反向传输的电信号也对应不同。;功 能 组合;5. GAL的编程与开发

您可能关注的文档

文档评论(0)

shaoye348 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档