微机原理新-第2章范例.ppt

  1. 1、本文档共85页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章 80x86/Pentium微处理器 2. 8086单CPU系统 8086是真16位CPU,系统设计时,要注意存储器的连接。 (1)需两片8286。 (2)需两块8位的存储体并成一个16位的存储体,即: 奇存储体:奇地址单元组成,用于存储16位数据的高字节。 偶存储体:偶地址单元组成,用于存储16位数据的低字节。 将1MB的存储体分为两个512KB的存储体。 对8086,BHE、 A0组合编码与数据总线传送数据的关系为: 无操作 传送低8位 D7~D0 传送高8位 D15~D8 传送16位 D15~D0 数据传送状态 BHE A0 数据传送状态 0 0 同时对两个存储体访问 0 1 奇地址访问 1 0 偶地址访问 1 1 无存储器操作 第2章 80x86/Pentium微处理器 存储器地址空间分配 FFFFEH 偶地址存储体 512K*8 bit A0=0 奇地址存储体 512K*8 bit BHE=0 FFFFFH 00002H 00003H 00000H 00001H 地址 内容 内容 地址 D7 ~D0 D15 ~D8 A0 A19 ~A1 DB AB BHE D7 ~D0 奇地址存储体 CS A18 ~ A0 D7 ~D0 偶地址存储体 CS A18 ~ A0 存储体与总线的连接 依据CPU的设计作如下连接: ① CPU地址中A19-A1作奇偶存储块的片内寻址( A19-A1 → A18-A0 )。 ② A0作偶地址存储体片选信号:A0=0选中偶;A0=1不选中偶。 ③ BHE作奇地址存储体片选信号:BHE=0选中奇;BHE=1不选中奇。 第2章 80x86/Pentium微处理器 南京航空航天大学 电子信息工程学院 图2-56 8086单CPU(最小模式)系统结构 注意:RD + IO/M = MEMR MEM读 WR + IO/M = MEMW MEM写 RD + IO/M = IOR IO读 WR + IO/M = IOW IO写 第2章 80x86/Pentium微处理器 南京航空航天大学 电子信息工程学院 2.4.3 8086/8088多CPU(最大模式)系统 在一个系统中存在两个或两个以上的处理器 作为一个多CPU系统,应该要处理好以下几方面问题: (1)多处理器并行处理时,各处理器之间同步; (2)各处理器任务协调,并保证协调操作; (3)多处理器系统共用设备的共享和分配; (4)系统总线使用权的占用问题。 以PC为例: (1)8088、8087(协处理器)、8089(I/O处理器)不是 并行操作,而是8088主处理器控制下的协调操作。 (2)两个处理器不可能同时访问系统总线,只有主处理器同 意后才可能。 (3)主、协处理器之间采用异步通信方式交换数据。 第2章 80x86/Pentium微处理器 南京航空航天大学 电子信息工程学院 1. 以8088为核心构成的多CPU系统 8086/8088工作在最大模式时,系统总线信号由8288提供 系统设计时: (1)MN/MX引脚接低电平; (2) 8088必须通过总线控制器8288提供总线控制信号。 采用8288: (1)产生系统总线控制信号; MRDC、MWTC、IORC、IOWC(MEM/IO读写)、 INTA、ALE、DEN、DT/R (中断应答/地址锁存等) (2)提供慢速存储器读/写控制信号AMWC和AIOWC; (3)产生简单/级联中断控制信号 MCE/PDEN 等; (4)可使总线浮空,允许DMA操作。 第2章 80x86/Pentium微处理器 南京航空航天大学 电子信息工程学院 图2-57 8088多CPU模式系统结构 第2章 80x86/Pentium微处理器 2. 以 80 86 为

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档