微机原理与接口技术复习提纲范例.ppt

  1. 1、本文档共34页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* CPU PA0~ PA7 PC0 PB0 A D0-D7 START EOC 8255 A/D 8位A/D转换器,START端为0时启动A/D,转换结束EOC为1。 采用查询方式,8255为接口电路,A口,B口为输入,C口输出。 READ:MOV AL,92H OUT 43H,AL MOV AL,01H OUT 42H,AL MOV AL,00H OUT 42H,AL PIN: IN AL,41H RCR AL,01H JC PIN MOV AL,01H OUT 42,AL IN AL,40H * 第八部分 中断 一、 中断的概念 完整的中断过程 响应中断的条件(为什么CPU自动关自动) 外部中断与内部中断 中断优先权和中断的嵌套的概念 中断服务程序的书写 二、中断向量表 * 第九部分 可编程接口电路 一、 8255 两个控制字 方式选择控制字 C口位控方式控制字 初始化程序 方式0的应用 * 第一部分 绪论 存储器 I/O接口 I/O设备 地址总线(AB) CPU 存储器 I/O接口 I/O设备 数据总线(DB) 控制总线(CB) 微型计算机的硬件结构简图 微型计算机的硬件结构特点 CPU、存储器、I/O接口 三总线:地址总线、数据总线、控制总线 * 第二部分 运算基础 一、 十进制、二进制、十六进制间的转换关系(注意后缀) 二、带符号数的表示方法(重点是补吗) 机器数和真值的概念 原码 反码(正、负数的定义) 补码 (正、负数的定义) 8位、16位二进制补码的表达范围 溢出的概念 三、BCD码 二进制形式表达的10进制数 一位BCD码用4位二进制数表示 四、ASCII码 7位二进制编码 计算机中所有的字符及符号均存储为ASCII码形式 * 第三部分 8086CPU结构 一、 一般结构 数据总线(D0~D15)内部结构为16位,运算能力为16位,能处理16位数据,也能处理8位数据 地址总线(A0~A19)是20位的,直接寻址能力达1M字节 二、8086CPU的结构特点 EU和BIU二部分组成,形成二者并行工作的流水线结构 EU:负责执行指令(处理内部事务) BIU:负责从存储器或外部设备中读取操作码和操作数,并将结果 写入指令指出的地址(处理外部事务) EU的结构(ALU、通用寄存器组、标志寄存器、运算寄存器) EU的功能(完成算术逻辑运算、计算操作数的地址) BIU的结构(段寄存器、IP、指令队列、地址产生器、总线控制器) BIU的功能 * 三、 8086CPU的寄存器结构 通用寄存器组 指针与变址寄存器组 段寄存器组 标志寄存器 指令指针 4个16位的寄存器 (一个16位的寄存器) 一个含有9个标志位的寄存器 8086CPU寄存器 * 四、 8086CPU的引脚及功能 采用了引脚复用技术 最小组态下的引脚功能 地址和数据总线 AD0-AD15(通过地址锁存器将地址和数据分开) A16、A17、A18、A19 控制信号 RD (读、输出) WR (写、输出) M/IO (存储器、IO选择、输出) BHE (高8位数据操作、输出) READY(存储器/IO准备好,出入) ALE(地址锁存允许、输出) INTR(可屏蔽中断请求、输入) INTA(可屏蔽中断允许、输出) NMI (非屏蔽中断请求、输入) RESET(系统复位、输入) 如:M/IO=1 RD=0 存储器读 M/IO=1 WR=0 存储器写 M/IO=0 RD=0 接口读 M/IO=0 WR=0 接口写

文档评论(0)

1112111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档