网站大量收购闲置独家精品文档,联系QQ:2885784924

高速电路设计实验之ADS—实验八眼图观察.docVIP

高速电路设计实验之ADS—实验八眼图观察.doc

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速电路设计实验之ADS—实验八眼图观察

實驗八 眼圖觀察 ㄧ、原理說明 高速電路產品的發展現況及其傳輸速度, 很清楚顯示已經進入gigabit時代了,訊號傳輸的穩定性變得很重要,如何觀察其穩定性呢?目前廣泛使用的技術為眼圖或抖動(jitter)的量測,利用眼圖來觀測訊號的品質。影響訊號傳輸品質的因素很多,其中傳輸線的損耗影響很大,特別是gigabit訊號的傳輸,以下就模擬設計一個有損耗之傳輸線,經由傳送不同之距離觀測其眼圖特性即可清楚知道其訊號傳輸品質的好壞。如下左(50cm)右(5cm)兩圖,可清楚知道右圖之訊號傳輸品質比左圖好,其眼睛張的比較大,訊號上升或下降時間比較正常。 二、下面在ADS中建立一個新的模擬Project “eye_diagram” 從Window XP 工具列中?開始?程式集?Advanced Design System 2005A?點選Advanced Design System 選項,開啟ADS主視窗。 ADS主視窗 在ADS主視窗中點選進入資料夾C:/users/default/ ,如下圖所示 在default資料夾上點選兩下,立即進入default資料夾內,如下圖所示 在功能表上選擇【File】?【New Project】 開啟建立【New project】的視窗,如下圖所示 在【Name】c:\users\default\下鍵入eye_diagram,如下圖所示 按ok鍵,進入【eye_diagram】資料夾中;一併開啟Schematic視窗,如下圖所示 在schematic視窗中點選功能表中【File】【Save Design】 在開啟的Save Design對話視窗中,鍵入檔名 ”t1” 後按【儲存】鍵結束此視窗,並返回Schematic視窗中 請在Schematic視窗中TLines-Multilayer元件庫中選取【MLSUBSTRATE2】元件,並放入視窗中 以滑鼠左鍵連續點擊【MLSUBSTRATE2】元件兩下,進入元件的屬性視窗,並一一輸入其參數值Er=4.45,H=0.7mm,TanD=0.02,T[1]=0.05mm,T[2]=0.05mm,如下圖所示,輸入完後點選OK鍵結束視窗 在TLines-Multilayer元件庫中選取【ML2CTL_C】元件,並放入視窗中CLIN1及CLIN2 選取功能表中ToolsLineCalcStartLineCalc開啟LineCalc視窗。 設定【Substrate Parameters】Er=4.5, H=0.72mm,T=0.04mm, 【Component Parameters】Freq=1GHz, 【Electrical】Zo=100Ohm, E_Eff=90deg (1/4波長) ?按下【Synthesize】圖示,獲得【Physical】W=0.267mm如下圖所示 以滑鼠左鍵連續點擊【ML2CTL_C】元件CLIN1兩下進入元件的屬性視窗,並一一輸入其長度Length=500mm、寬度=0.267mm及間距S=5mil參數值,如下圖所示,點選OK鍵結束視窗 以滑鼠左鍵連續點擊【ML2CTL_C】元件CLIN2兩下進入元件的屬性視窗,並一一輸入其長度Length=50mm、寬度=0.267mm及間距S=5mil參數值,如下圖所示,點選OK鍵結束視窗 在功能表中點選DesignGuide Signal Integrity Applications後自動開啟Signal Integrity Applications視窗 在Signal Integrity Applications視窗中點選Linear Differential TDT,按OK 置放【3LineTester】元件Tester1 以滑鼠左鍵連續點擊【3LineTester】元件Tester1兩下進入元件的屬性視窗,設定Rate=1GHz,Rise=0.1nsec,Fall=0.1nsec,Vlow0=0,Vhight0=1V, Vlow1=0,Vhight1=2V, Vlow2=0,Vhight2=3V,BitSeq0= 110101010010111010101001011101010100101110101010010111010101001011101010100101,BitSeq1= 1101010100101,BitSeq2= 1101010100101,TimeStep=50psec,Rsrc=50 ohm,Rload=50 ohm 最後完成之模擬電路圖,如下圖所示 按功能表上執行圖示執行 執行完成後點選資料顯示(data display)視窗,並會立即開啟”t1

文档评论(0)

wuyoujun92 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档