第3章_硬件描述语言Verilog_HDL精要.ppt

  1. 1、本文档共92页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第3章_硬件描述语言Verilog_HDL精要

* 3.6.4 过程性赋值 3.非阻塞性过程赋值(=) 不会阻塞下一条语句的执行:本条非阻塞性过程赋值语句执行完毕前,下一条语句也开始执行。 在同一仿真时刻上其它普通操作结束后才得到执行:右端赋值表达式首先进行计算,但要等到仿真时间结束时刻才将结果赋值给左端的变量。 解释:两条语句的赋值先进行计算,在当前时刻结束最后一刻,两条语句的赋值操作同时执行 * 3.6.4 过程性赋值 同时使用阻塞性和非阻塞性过程赋值: * 3.6.5 分支语句 1.if 语句 : 条件为非零值:执行 条件的值为0、x或z:不执行 代码中包含2个if语句,有可能产生歧义 修改:else与第1个if相关联 * 3.6.5 分支语句 多分支选择控制的例子: 如果sela和selb同时为1,程序只处理分支语句X=pa,而不会再执行X=pb,也就是说前面分支项的优先级更高。 * 3.6.5 分支语句 2.case语句 case语句中各分支项的值不能相等,否则出现语法错误。 例:“每日折扣”问题 --根据不同的日子 判断折扣率为多少。 * 3.6.5 分支语句 在case语句中,控制表达式和分支项表达式之间的比较是按位进行的全等比较,即只有相对应的每一位都彼此相等情况下才认为其相等,x和z值也作为值进行比较。 * 3.6.5 分支语句 case语句有其它两种形式:casex和casez,这些形式对x和z值使用不同的解释,语法与case语句完全一致。 在casez语句中,出现在case表达式和任意分支项表达式中的值z被认为是无关位,该位被忽略不进行比较。字符?可用来代替字符z,表示无关位。 casex认为x和z都是无关位,用casex表示上述程序: * 3.6.6 循环控制语句 循环控制语句也是一种高级程序语句,用于进行行为描述,包括4种: forever循环 repeat循环 while循环 for循环 1.forever循环语句(无限循环) 可用disable语句终止循环 * 3.6.6 循环控制语句 2.repeat循环语句(指定循环次数) 一种特别点的做法: * 3.6.6 循环控制语句 3.while循环语句(按条件循环) 如果条件表达式为x或z,它也 同样按0(假)处理 实现从10到1的倒数和显示,最后count变量的值为0,但不输出显示。 * 3.6.6 循环控制语句 4.for循环语句(按条件循环) 只有在指定条件成立时才重复执行循环体。 * 3.6.9 任务和函数 在行为级设计中,设计者经常需要在程序的多个不同地方实现同样的功能。有必要把这些公共的部分提取出来,将其组成子程序,然后在需要的地方调用这些子程序,以避免重复编码。绝大多数程序设计语言都提供了“过程”或“子程序”来达到这个目的。 任务和函数都必须在模块内进行定义,其作用范围仅局限于定义它们的模块。函数一般用于完成各类转换和常用的计算。 在任务和函数中只能使用行为级语句,但不能包含always和initial块。 设计者可以在always块、initial块以及其他的任务和函数中调用任务和函数。 * 3.6.9 任务和函数 1.任务和函数的区别 * 3.6.9 任务和函数 2.任务的定义和调用 (task…endtask) 任务使用关键字进行声明 把共同的代码段定义成任务,在设计的不同位置通过任务名调用这段代码 * 3.6.9 任务和函数 2.任务的定义和调用 (task…endtask) 任务的输入和输出在任务开始处声明 输入和输出的顺序决定了它们在任务调用中的顺序 任务调用语句是一个过程性语句,可以在always语句或initial语句中使用 例:利用任务调用实现交通灯控制 * 3.6.9 任务和函数 3.函数的定义(function…endfunction)和调用 函数只能返回一个值(函数与任务的主要不同之处) 函数调用的输入表达式的排列顺序和类型必须与各个输入端口在函数定义结构中的排列顺序严格保持一致 函数的调用不能单独作为一条语句出现,它只能作为一个操作数出现在调用语句内。 * 3.6.9 任务和函数 例:使用函数定义一个8-3 优先编码器,并进行调用。 * 3.7 门级建模 门级建模:调用Verilog HDL内置(内部预先定义好的)基本门级元件,或用户自定义基本元件(UDP)来对硬件电路进行结构描述。 内置基本门级元件:常用的基本逻辑门单元 用户自定义的基本元件:根据不同用户的需要,由用户自己定义的模块,定义好以后可以象内置基本门级元件一样被调用 * 3.7.1 内置基本门级元件 1.内置基本门级

文档评论(0)

shuwkb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档