实验2组合逻辑电路实验分析.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验二 组合逻辑电路实验分析 一、实验目的 掌握组合逻辑电路的分析方法与测试方法。 了解组合电路的冒险现象及其消除方法。 二、实验设备与器材 数字电路实验箱 双踪示波器 万用表 CD4011×2 CD4030 CD4071各一个 三、实验内容 组合逻辑电路的分析是根据所给的逻辑电路,按逻辑门的连接方式,逐一写出相应的逻辑表达式,列出真值表,并画出卡诺图,判断能否简化。 1、分析测试半加器的逻辑表达式 (1)写出测试半加器的逻辑表达式 图1 与非门组合成的半加器电路 (2)根据表达式列出真值表,并画出卡诺图判断能否简化 表1 A B Z Z Z S C 0 0 0 1 1 0 1 1 (3)根据图1,在实验箱选定两个14P插座,插好两片CD4011并接好联机,A、B两输入接至逻辑开关的输出插口。S、C分别接至逻辑电平显示输入插口。按下表2的要求进行逻辑状态的测试并将结果填入表中,同时与上面真值表进行比较,两者是否一致。 表2 A B S C 0 0 0 1 1 0 1 1 2、分析、测试用异或门和非门组成的半加器逻辑电路 异或门CD4030和与非门CD4011组成的半加器逻辑电路如图2所示,根据半加器的逻辑表达式可知,半加器的和S是A、B的异或,而进位C是A、B的相与,故半加器可用一个集成异或门和二个与非门组成。测试方法同上述3项,将测试结果填入自拟表格中,并验证逻辑功能。 图2 异或门组成的半加器逻辑电路 3、观察冒险现象 按图3接线,当B=1,C=1时,A输入矩形波(f=20KHZ以上),用示波器观察Z输出波形。然后,用添加校正项的方法消除险象。 图3 逻辑电路图 四、实验报告 五、按要求准备好组合逻辑电路的设计与测试 按组合逻辑电路设计的步骤要求,选择实验内容中的其中一个进行设计 (1)根据设计任务的要求,画出真值表; (2)用卡诺图或代数化简法求出最简的逻辑表达式; (3)根据逻辑表达式,画出逻辑图,用标准器件构成电路; (4)用实验来验证设计的正确性。

文档评论(0)

185****7617 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档