- 1、本文档共8页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2015年全国大学生电子设计竞赛短距离视频信号无线通信网络(G题)刘国强吕相成罗浩菘创新
2015年全国大学生电子设计竞赛
(题)
20年8月15日
摘 要
X7456视频叠加器件实现OSD(On Screen Display)技术24017视音频发射模块与RX2188视音频接收模块组成无线信号传输系统,实现了短距离内的无线信号视频通信关键字无线网络视频通信
TOPIC
Abstract: The main research topics within a short distance video signal transmission network via radio signals video communications network. It can be mainly used in security, monitoring, control, intercom and other fields. This paper uses MAX7456 video overlay devices implement OSD (On Screen Display) technology, consisting of a wireless signal transmission system and RX2188 receiver module by TX24017 audio visual audio transmitter module, wireless video communication signal within a short distance.
Keywords: Wireless networking, video communications, OSD
目 录
1系统方案 3
1.1 无线模块的论证与选择 3
1.2字符叠加模块的论证与选择 3
1.3 控制系统的论证与选择 3
2系统理论分析 3
2.1系统应用的领域 3
2.2字符叠加的方案 3
2.3模块介绍 4
3电路与程序设计 4
3.1电路的设计 4
3.1.1系统总体框图 4
3.1.2视频叠加模块系统框图 5
3.1.3视频字符叠加模块电路原理图 5
3.1.4电源 5
3.2程序的设计 6
3.2.1程序功能描述与设计思路 6
3.2.2程序流程图 6
4测试方案与测试结果 6
4.1测试方案 6
4.2 测试条件与仪器 7
4.3 测试结果及分析 7
4.3.1测试结果(数据) 7
4.3.2测试分析与结论 7
短距视频信号无线通信网络(题)1系统方案
本系统主要由:模块、模块、模块、电源模块组成,下面分别论证这几个模块的选择。
1.1 的论证与选择
方案一:TS321
方案二:24017(发射)+RX2188综合以上两种方案,选择了方案二。
1.2的论证与选择
方案一:NECμPD6453,该器件成本较低但控制字符内容和位置的灵活性较差。
方案二:
方案三:
方案四:美信公司推出的 MAX7456字符叠加器件 内部集成视频分离电路字符存储器而且可方便以任意字符尺寸显示所需信息硬件设计更简单成本更低易于满足实际需要
综合以上四种方案,选择了方案四。
1.3 控制系统的论证与选择
方案一:LPC1114。ARM M0架构易用方案二:STM32。ARM CotexM3架构强大的处理能力与数据吞吐能力
综合考虑采用了STM32作为控制系统。
2理论分析
2.2字符叠加的方案
字符叠加系统有两种实现方案:
一种是搭建视频叠加
的主要电路如场分离电路显示内存时钟振荡电路等这种方法在实现上比较繁琐又因分立元件较多而降低了系统的稳定性
另一种是使用专用的字符叠加器件实现
这种方案元件数量少电路简单容易实现系统稳定性好
2.3模块介绍
1)256个用户字符或图形存储于 EEPROM;
2)字符大小为12×18像素;
3)闪烁、反色和背景控制字符;
4)可逐行设置亮度;
5)最多可显示16行×30列字符;
6)视频驱动器输出带有衰减补偿;
7)内置同步发生器;
8)SPI兼容串行接口。
MAX7456的主要引脚如下;CS:输入片选信号,低电平有效;SDIN:串行数据输入,数据在SCLK上升沿移入;SCLK:串行时钟输入,占空比必须在40%到60%之间;SDOUT:串行数据输出,数据在SCLK下降沿输出,当CS变为高电平时,变为高阻抗;PGND:驱动器地;PVDD:驱动器电源输入;VIN PAL或者NTSC,CVBS视频输入;VOUT:视频输出;SAG:电压衰减修正输入,不使用时连接至VOUT。
3电路与程序设计
3.1电路的设计
3.1.1系统总体框图
系统总体框图如图1所示
图1 系统总体框图
3.1.2叠加模块系统框图
视频叠加模块系统框图如图
图视频叠加模块系统框图
视频字符叠加模块电路原理图如图
图3 视频字
文档评论(0)