【在线】电子科大17春《可编程ASIC技术》在线作业1.docVIP

【在线】电子科大17春《可编程ASIC技术》在线作业1.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、单选题(共 20 道试题,共 100 分。) V 1. 关于ASIC设计,下面选项不属于其三要素的是()。 A. 设计者必须掌握一种硬件描述语言,来表达设计目的和设计要求 B. 设计者必须掌握一种高级程序设计语言,来加深对软硬件设计的理解 C. ASIC设计实现在实验室中进行时,设计者必须掌握FPGA器件结构;ASIC设计在集成电路制造工厂中实现时,设计者必须掌握代工厂的制造工艺,遵循其设计规则 D. 设计者必须掌握集成电路逻辑设计综合工具、波形仿真工具和集成电路版图设计工具 2. 最精确、最复杂也最耗时间的仿真器是()。 A. 晶体管级仿真器 B. 电路级仿真 C. 逻辑仿真 D. 门级仿真 3. 一个完整的VHDL语言程序通常包含有()。 A. 实体和结构体 B. 配置 C. 库和程序包 D. 以上都是 4. 可编程ASIC的基本资源是()。 A. 可编程功能单元 B. 可编程I/O C. 可编程布线资源和片内RAM D. 以上都是 5. Synopsys最著名的是ASIC()。 A. 逻辑综合器 B. Xilinx ISE C. Verilog HDL D. Altera 6. 按照应用方式或领域将可编程ASIC可分为三类,下面选项正确的是()。 A. 可编程数字ASIC B. 可编程模拟ASIC C. 可编程混合ASIC D. 半定制ASIC 7. 硬件控制器是直接作为()来规定的。 A. 状态转移图 B. 微码控制器 C. 状态函数 D. 输出响应 8. 仿真的关键是()。 A. 仿真器 B. 电路结构 C. 模型 D. 延迟 9. VHDL程序的基本结构是()。 A. 库、程序包 B. 实体说明 C. 构造体说明 D. 前面三项都包括 10. 下面对构造体的三种描述方式叙述不正确的是()。 A. 行为描述方式基于系统数学模型 B. RTL描述方式不可综合 C. 结构描述方式属于RTL描述方式 D. 结构描述方式是进行多层次设计的有力工具 11. VHDL对象包含有专门数据类型,下面选项属于对象的是()。 A. 文件 B. 结构 C. 类 D. 事件 12. 在边界扫描电路中,边界扫描逻辑是通过( )存取的。 A. 测试存取口TAP B. 测试描述选择 C. 测试时钟 D. 测试数据输入TDI 13. 可把综合过程分为两个阶段,分别是()。 A. 工艺无关的综合阶段和工艺映射阶段 B. 优化阶段与影射阶段 C. 抽象与映射阶段 D. 逻辑优化 14. ()是用与工艺有关的电路对与工艺无关的电路作约束。 A. 逻辑优化 B. 工艺映射 C. 查找表 D. 抽象 15. 寄存器RTL描述的限制,包括()。 A. 在一个进程中存在两个时钟信号 B. 使用IF语句中的ELSE项 C. 关联性强的信号应放在一个进程中 D. 禁止在多个过程中存在多个时钟信号 16. ()是指用以生成用户可编程转换的物理技术。 A. ASIC器件 B. 编程技术 C. EPROM D. Flash 17. 嵌入式IP核指可编程IP模块,主要是()。 A. CPU与DSP B. 存储器与控制器 C. 通用接口电路 D. 通用功能模块 18. Xilinx等PLD公司的()使得专用或公共网具备了现场更新、修复和修改的能力。 A. 可重构逻辑技术 B. 在线可更新应用技术 C. 互联网可重构逻辑技术 D. 互联网可重构逻辑技术和在线可更新应用技术 19. 在FPGA器件中,元件的()把逻辑单元约束到器件的物理单元上。 A. 布局 B. 布线 C. 综合 D. 状态机 20. VHDL中的数据类型包括()。 A. 整数类型、实数类型、布尔类型、复合类型、枚举类型、记录类型、时间类型、位类型 B. 文件类型、复合类型、数组类型、纯量类型、枚举类型、存取类型 C. 整数类型、实数类型、布尔类型、数组类型、枚举类型、记录类型、复合类型 D. 纯量类型、复合类型、存取类型和文件类型 谋学网

文档评论(0)

185****7617 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档