网站大量收购独家精品文档,联系QQ:2885784924

ch2 eda 器件-lecture.ppt

  1. 1、本文档共96页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ch2eda器件-lecture创新

EDA应用技术 河南工业大学 信息学院 梁义涛 EMAIL:liangyt2005@ 电话办公室: 6311 第二章 可编程逻辑器件 PLD(Programmable Logic Device)是一种通用型器件生产的半定制电路(半定制ASIC设计是一种约束性设计方式),用户可以通过对器件编程使之实现所需要的逻辑功能。它的成本比较低,使用灵活,设计周期短,而且可靠性高,承担风险小,因而很快得到了普遍应用,发展非常迅速。 本章主要内容是简要介绍PLD器件的分类、基本结构以及各主要类型PLD器件的基本工作原理。 第二章 可编程逻辑器件 2.1 概述 2.2 简单PLD 2.3 CPLD和FPGA 2.4 在系统可编程逻辑器件 2.1 概述 2.1.1 可编程逻辑器件的发展历程 2.1.2 可编程逻辑器件的分类 2.1.3 PLD的基本结构 2.1.1 可编程逻辑器件的发展历程 2.1.1 可编程逻辑器件的发展历程 2.1.1 可编程逻辑器件的发展历程 2.1.1 可编程逻辑器件的发展历程 2.1.1 可编程逻辑器件的发展历程 2.1.1 可编程逻辑器件的发展历程 2.1.1 可编程逻辑器件的发展历程 2.1.1 可编程逻辑器件的发展历程 2.1 概述 2.1.1 可编程逻辑器件的发展历程 2.1.2 可编程逻辑器件的分类 2.1.3 PLD的基本结构 2.1.2 可编程逻辑器件的分类 2.1.2 可编程逻辑器件的分类 2.1 概述 2.1.1 可编程逻辑器件的发展历程 2.1.2 可编程逻辑器件的分类 2.1.3 PLD的基本结构 2.1.3 PLD的基本结构 2.1.3 PLD的基本结构 2.1.3 PLD的基本结构 2.1.3 PLD的基本结构 2.1.3 PLD的基本结构 2.1.3 PLD的基本结构 2.1.3 PLD的基本结构 第二章 可编程逻辑器件 2.1 概述 2.2 简单PLD 2.3 CPLD和FPGA 2.4 在系统可编程逻辑器件 2.2 简单PLD 2.2 简单PLD 2.2.1 PAL 2.2.2 GAL 2.2.1 PAL(PAL16L8/R8) 2.2 简单PLD 2.2.1 PAL 2.2.2 GAL 2.2.2 GAL (Generic Array Logic) 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 2.2.2 GAL 第二章 可编程逻辑器件 2.1 概述 2.2 简单PLD 2.3 CPLD和FPGA 2.4 在系统可编程逻辑器件 2.3 CPLD和FPGA 2.3 CPLD和FPGA 2.3.1 CPLD的基本结构 2.3.2 FPGA的基本结构 2.3.3 FPGA与CPLD的比较 2.3.1 CPLD的基本结构 2.3.1 CPLD的基本结构 Features...(补充) Features...(补充) Features...(补充) 2.3 CPLD和FPGA 2.3.1 CPLD的基本结构 2.3.2 FPGA的基本结构 2.3.3 FPGA与CPLD的比较 2.3.2 FPGA的基本结构 两种不同的级联方式 IOE结构图 EAB结构图 2.3 CPLD和FPGA 2.3.1 CPLD的基本结构 2.3.2 FPGA的基本结构 2.3.3 FPGA与CPLD的比较 2.3.3 FPGA与CPLD的比较 2.3.3 FPGA与CPLD的比较 2.3.3 FPGA与CPLD的比较 2.3.3 FPGA与CPLD的比较 第二章 可编程逻辑器件 2.1 概述 2.2 简单PLD 2.3 CPLD和FPGA 2.4 在系统可编程逻辑器件 2.4 在系统可编程逻辑器件 MAX7000由五个部分构成: 逻辑阵列块(Logic array blocks) 宏单元(Macrocells) 扩展乘积项(共享和并行)(Expander product terms (shareable and parallel)) 可编程连线阵列(Programmable interconnect array) I/O控制块 (I/O control blocks) ( dedicated inputs) (3) 扩展乘积项 扩展乘积项包括共享扩展项和并行扩展项。 每个LAB有16个共享扩展项。共享扩展项由每个宏单元提供一个单独的乘积项,通过一个非门取反后反馈到逻辑阵列中,可被LAB内任何一个或全部宏单元使用和共享,以便实现

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档