TFT-LCM电路基础技术.ppt

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
TFT-LCM电路基础技术

2) Vsync和Hsync,DE的关系理解 ?? 4.6 Vsync和Hsync,DE的关系 TFT-LCD Panel (1024×768) ⑤ ③ ② ⑥ Time Area Display Area ① 1st 2nd 768 图 4.7 Vsync和 Hsync,DE的关系理解 ① Vertical Sync Width : Vsync 开始到结束的时间. 也称Vertical Sync Time, 表示一个画面的开始(或结束)的时间. ② Vertical Front Porch : 最后一行的DE(画面的Last Line) 结束到Vsync开始点的时间. (不是DE的前面,而是时间上“Vsync的前面 ?”.) ③ Vertical Back Porch : Vsync结束到DE开始(画面第一行)的时间. (不是DE后面,而是“Vsync后面”.) ④ Vertical Blank Time : ①+②+③ ⑤ Vertical Active Time : 一个Frame内有有效地Line Data的时间. 也称Vertical Address Time. ⑥ Vertical Total : ④+⑤ ⑦ 系统的基准 : 系统使用的基准点. Video BIOS, Driver等Addressing时, Blank start, Sync start等的count基准. ※ 1.Vertical 有关的时间单位是Line(Horizontal Total). 2.LCD不需要像CPT,CDT等需要的补偿画面边界歪曲的Border Time. 3.Vsync,Hsync,DEPolarity在Video BIOS中可以容易实现翻转, LCD中大部分是上述的情况. DE Vsync Hsync ⑥ ⑤ ④ ① ② ③ ② Time 1st 2nd 768 1st 768 767 766 ⑦ 4. Interface 及主要元件 3) Hsync和 DE, Data, DCLK的关系理解 图 4.8 Hsync和 DE, Data,DCLK的关系 图 4.9 Hsync和DE, Data,DCLK的关系理解 TFT-LCD Panel (1024×768) Time Area Display Area 1st 2nd ① ⑥ ③ ⑤ ② ① Horizontal Sync Width : Hsync 开始到结束的时间. 也称Horizontal Sync Time 表示一行的开始(或结束)的时间. ② Horizontal Front Porch : 一行的Data(DE)结束到Hsync开始点的时间. (不是DE前面,而是“Hsync前面”.) ③ Horizontal Back Porch : Hsync结束到第一个pixel data开始前的时间. (不是DE后面,而是“Hsync后面”.) ④ Horizontal Blank Time : ①+②+③ ⑤ Horizontal Active Time : 一行内有有效的Pixel Data的时间. 也称Horizontal Address Time. ⑥ Horizontal Total : ④+⑤ ⑦ 系统的基准 : 系统使用的基准点. ※ Horizontal有关的时间单位是Pixel(DCLK). DE Hsync DCLK Data ⑤ ③ ② ⑥ ① ④ Time ⑦ 1st 2nd 1023 1024 1st 1023 1024 1022 4. Interface 及主要元件 4.2.1 Block Diagram 先看Timing Controller的整体电路的话 可以分为Timing Control部和Data Control部 Timing Control Part是生成适合Column 及 Row Drive IC种类的控制Tim-ing的Signal的部分 Data Control Part是将输入Data按照 Panel的驱动方法及结构生成合适的Data的 Part??. 图 4.10 Timing Controller 内部 Block图(NBPC XGA用) 4. Interface 及主要元件 4.2 Timing Controller 4.2.2 输出控制信号例

文档评论(0)

yan698698 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档