十翻二运算电路设计24.docVIP

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
目录 一、内容摘要 2 二、 技术指标 3 1、系统结构要求 3 2、电气指标 3 3、设计条件 4 三、主要芯片 4 1、排阻 4 2、发光二极管 5 3、数码管 6 4、74283 7 5、4511译码器 8 6、八位拨码开关 9 四、方案设计 9 五、完整电路设计 15 1.布线 15 2.布局 15 3、完整电路及简要说明 16 4、单元电路设计 16 5、电路设计图: 17 6、自己完成的实物图: 18 六、安装与调试 18 (一)使用的主要仪器仪表: 18 (二)调试电路的方法和技巧: 19 (三)测试数据 19 (四)调试中出现的故障、原因及排除方法 19 七、电路特点及方案优缺点 20 八、元件清单 20 九、心得体会 20 十、 参考文献 21 十翻二运算电路设计 一、内容摘要 关键字 :十翻二运算、全加器、BCD码 人们在向计算机输送数据时,首先把十进制数变成二—十进制数码即 BCD 码, 运算器在接受到二一十进制数码后,必须要将它转换成二进制数才能参加运算。这 种把十进制数转换成二进制数的过程称为“十翻二”运算。 本报告主要介绍十翻二电路的设计思路,实现方法与调试过程。包括系统设计,方案比较,系统框图,单元模块分析与设计,完整电路图,电路工作原理,运行说明,调试方法与技巧,故障分析与解决方法,以及对电路的改进等。 技术指标 1、系统结构要求 系统结构方框图所示 2、电气指标 1.具有十翻二功能。 2.能完成三位数十进制数到二进制数的转换。 3.能自动显示十进制数及二进制数。 4.具有手动和自动清零功能。 3、设计条件 1.电源条件:直流稳压电源提供+5V电压。 2.实验仪器和材料: 名 称 备 注 仪器 实验室配备 万用表 一个 面包板 1块 剪刀 一把 镊子 一把 各色导线 若干 三、主要芯片 1、排阻 排阻,就是若干个参数完全相同的电阻,它们的一个引脚都连到一起,作为公共引脚,其余引脚正常引出。所以如果一个排阻是由n个电阻构成的,那么它就有n+1只引脚,一般来说,最左边的那个是公共引脚。它在排阻上一般用一个色点标出来 A3A2A1A0 表示显示译码器输入的 BCD 代码,以 Ya—Yg 表示出的 7 位二进制代码,并规定用 1 表示数码管中线的点亮状态,用 0 表示线段的熄 灭状态。 七段显示译码器的真值表 输 入 输 出 数字 A3 A2 A1 A0 Ya Yb Yc Yd Ye Yf 字形 Yg 0 0 0 0 0 1 1 1 1 1 1 0 1 0 0 0 1 0 1 1 0 0 0 0 2 0 0 1 0 1 1 0 1 1 0 1 3 0 0 1 1 1 1 1 1 0 0 1 4 0 1 0 0 0 1 1 0 0 1 1 5 0 1 0 1 1 0 1 1 0 1 1 6 0 1 1 0 0 0 1 1 1 1 1 7 0 1 1 1 1 1 1 0 0 0 0 8 1 0 0 0 1 1 1 1 1 1 1 9 1 0 0 1 1 1 1 0 0 1 1 10 1 0 1 0 0 0 0 1 1 0 1 11 1 0 1 1 0 0 1 1 0 0 1 12 1 1 0 0 0 1 0 0 0 1 1 13 1 1 0 1 1 0 0 1 0 1 1 14 1 1 1 0 0 0 0 1 1 1 1 15 1 1 1 1 0 0 0 0 0 0 0 4、74283 四位超前进位并行加法器管脚排列图 所谓超前进位加法器是指,为了提高运算速度,在电路结构中通过逻辑电路事先得出每一位全加器的进位输入信号,而无需再从最低位开始向高位逐位传递进位 信号的多位加法器。 (1)全加器—— 实现一位二进制数加法 输入:被加数Ai、加数Bi、低位的进位Ci-1 输出:和Si、向高位的进位Ci Si=Ai⊕Bi⊕Ci-1 Ci =AiBi+(Ai⊕Bi)Ci-1 (2)超前进位:各位的进位输出不经过低位加法器传输,直接由所有低位的加数、被加数产生。 Ci =AiBi+(Ai⊕Bi)Ci-1=Gi+PiCi-1 产生变量: Gi =AiBi 传输变量: Pi =Ai⊕Bi C1 = G1 +P1C 0 C2 =G2+P2G1 +P2P1 C0 C3 = G3+P3G2+P3P2G1 +P3P2P1C0 C4 = G4+P4G3+P4P3G2 +P4P3P2G1 +P4P3P2 P1 C 0 各进位信号同时产生,运算速度快,但电路复杂。 5、

文档评论(0)

185****7617 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档