网站大量收购闲置独家精品文档,联系QQ:2885784924

第5-3章时序逻辑电路.ppt

  1. 1、本文档共62页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
逻辑符号 触发方式三: 边沿触发 上升沿触发 下降沿触发 CP由0跳变至1时接收输入信号并输出相应的状态 CP由1跳变至0时接收输入信号并输出相应的状态 上升沿触发D触发器 下降沿触发D触发器 D C Q CP D Q 例:画出上升沿触发D触发器的输出波形。 13.2.4 T触发器 功能表 RD SD C Q T 逻辑符号 后沿触发T触发器的时序图 CP Q T 1. JK触发器转换成D触发器 C Q K J CP 触发器逻辑功能的转换 各种常见双稳态触发器见367页表13.2.5。 2. JK触发器转换成T触发器 T C Q K J CP D 1 例:四人抢答电路。四人参加比赛,每人一个按钮,其中最先按下按钮者,相应的指示灯亮;其他人再按按钮不起作用。 应用举例 CLR D CP Q CLR D CP Q CLR D CP Q CLR D CP Q 1Q 1D 2Q 2D GND 4Q 4D 3Q 3D 时钟 请零 USC 共用清零 共用时钟 74LS175管脚图 可用74LS175实现 +5V D1 D2 D3 D4 CLR CP 1 2 2 清零 CP 赛前先清零 0 输出为零 发光管不亮 74LS175 CP进入 D触发器 D1 D2 D3 D4 CLR CP +5V 1 2 2 清零 CP 1 反相端都为1 1 74LS175 D1 D2 D3 D4 CLR CP 1 2 2 清零 CP +5V 若有一按钮被按下,比如第一个钮。 =1 =0 0 0 被封 再按下其它按钮,因CP 被封状态不变 1 13.3.1 数码寄存器 Q3 Q2 Q1 Q0 Q Q D Q Q D Q Q D Q Q D A0 A1 A2 A3 CLR 取数脉冲 接收脉冲 ( CP ) 寄存器是计算机的主要部件之一,它用来暂时存放数据或指令。 四位数码寄存器 13.3 寄存器 工作过程: 接收脉冲到达后,将待存数据送至各D触发器,取数脉冲加入后将所存数据送出。 Q3 Q2 Q1 Q0 Q Q D Q Q D Q Q D Q Q D A0 A1 A2 A3 CLR 取数脉冲 接收脉冲 ( CP ) A0--A3:待存数据 Q0--Q3:输出数据 1 1 0 1 1 1 0 1 13.3.2 移位寄存器 所谓“移位”,就是将寄存器所存各位数据,在每个移位脉冲的作用下,向左或向右移动一位。根据移位方向,常把它分成左移寄存器、右移寄存器 和 双向移位寄存器三种: 寄存器 左移 (a) 寄存器 右移 (b) 寄存器 双向 移位 (c) 根据移位数据的输入--输出方式,又可将它分为串行输入-串行输出、串行输入-并行输出、并行输入-串行输出和并行输入-并行输出四种电路结构: FF FF FF FF FF FF FF FF FF FF FF FF FF FF FF FF 串入-串出 串入-并出 并入-串出 并入-并出 四位并入 - 串出的左移寄存器 设A3A2A1A0 = 1011,在存数脉冲作用下,并行输入数据,使 Q3Q2Q1Q0 = 1011 。 Q Q D Q Q D Q Q D Q Q D1 移位脉冲 CP 0 串行输出 3 2 1 0 下面将重点讨论 兰颜色的 那部分电路的工作原理。 Q Q D Q Q D Q Q D Q Q D A0 A1 A2 A3 CLR LOAD 移位脉冲 CP 0 串行输出 数 据 预 置 3 2 1 0 存数脉冲 清零脉冲 1 0 1 1 * 时序电路必须有具有记忆能力的存储器件。触发器、延迟器件、磁性器件都可以作为存储器件。本章仅介绍触发器作为存储器件的时序电路。 时序逻辑电路(简称时序电路)--输出不仅决定于该时刻的输入,而且还和电路原来的输出状态有关。 概述 触发器输出只有“0”、“1”两种稳定状态,所以又称为双稳态触发器。触发器是有记忆功能的逻辑部件。输入信号消失后,新状态能自动保存下来。 触发器按电路结构与动作特点可分为: 基本RS触发器,钟控(同步)触发器,主从触发器,边沿触发器 触发器按逻辑功能可分为: RS触发器,JK触发器,D型触发器,T触发器,T′触发器 触发器(FF:Flip-Flop) 反馈 13.1 基本RS触发器 2 1 基本RS触发器电路图 称触发器为0态,又称复位状态。 称触发器为1态,又称置位状态。 基本RS触发器逻辑符号 两个输出端 两个输入端 若原状态 1 1 0 0 1 0 1 0 输出仍保持 2 1 若原状态 0 1 1 1 1 0 1 0 输出变为: 2 1 若原状态 1 0 1 0 1 0 1 1 输出变为: 2 1

文档评论(0)

shaoye348 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档