《电子设计自动化EDA》EDA答案.docVIP

  1. 1、本文档共20页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一章 1-1 EDA技术与ASIC设计和FPGA开发有什么关系? P3~4 利用EDA技术进行电子系统设计的最后目标是完成专用集成电路ASICFPGA和CPLD是实现这一途径的主流器件FPGA和CPLDIC,或可编程ASIC。FPGA和CPLD的应用是EDA技术有机融合SoC(片上系统)和ASIC设计,以及对自动设计与自动实现最典型的诠释。 1-2与软件描述语言相比,VHDL有什么特点? 答:编译器将软件程序翻译成基于某种特定CPU的机器代码,这种代码仅限于这种CPU而不能移植,并且机器代码不代表硬件结构,更不能改变CPU的硬件结构,只综合器VHDL程序转化目标是底VHDL设计程序功能描述的电路结构,不依赖于任何特定硬件环境;具有相对独立性。综合器在将VHDL(硬件描述语言)表达的电路功能转化成具体的电路结构网表过程中,具有明显的能动性和创造性,它不是机械的一一对应式的“翻译”,而是根据设计库、工艺库以及预先设置的各类约束条件,选择最优的方式完成电路结构的设计。 l-3什么是综合?有哪些类型?综合在电子设计自动化中的地位是什么? 什么是综合? 有哪些类型?(1)从自然语言转换到VHDL语言算法表示,即自然语言综合。(2)从算法表示转换到寄存器传输级(RegisterTransport Level,RTL),即从行为(3)从RTL级表示转换到逻辑门(包括触发器)的表示,即逻辑综合。(4)从逻辑门表示转换到版图表示(ASIC设计),或转换到FPGA的配置网表文件,可称为版图综合或结构综合。 综合在电子设计自动化中的地位是什么?综合器具有更复杂的工作环境,综合器在接受VHDLVHDL程序转化成电路实现的相关信息。 1-4在EDA技术中,自顶向下的设计方法的重要意义是什么? 答:在EDA技术应用中,顶向的设计方法,就是在整个设计流程中各设环节逐 1-5 IP在EDA技术的和发展中的意义是什么? 答:IP核具有规范的接口协议良好的可移植与 第二章 2-1 叙述EDA的FPGACPLD设计流程。 答:1.设计输入(原理图HDL文本编辑)综合适配时序仿真与功能仿真编程下硬件测试 2-2 IP是什么?IP与EDA技术的关系是什么? IP是什么?IP是知识产权核或知识产权模块,用于ASIC或FPGACPLD中的预先设计好的电路功能模块。 IP与EDA技术的关系是什么?IP在EDA技术开发中具有十分重要的地EDA技术的关系软IP是用VHDL等硬件描述语言描述的功能块,并不涉及用什么具体电路元HDL源文件的形式出现固IP是完成了综合的功能块有较大的设计深度,以网表文件的形式提交客户硬IP提供设计的最终阶段产品:掩模。 2-3 叙述ASIC的设计方法。 答:ASIC设计方法按版图结构及制造方法分有半定制(Semi-custom)和全定制(Full-custom)两种实现方法 全定制方法是一种基于晶体管级的,手工设计版图的制造方法。 半定制法是一种约束性设计方式,约束的目的是简化设计,缩短设计周期,降低设 2-4 FPGA/CPLD在ASIC设计中有什么用途? 答:FPGA/CPLD在ASIC设计中可编程ASIC逻辑器件设计效率大为提高,上市的 2-5 简述在基于FPGACPLD的EDA设计流程中所涉及的EDA工,及其在整个流程中的作用。 答:基于FPGACPLD的EDA设计流程中所涉及的EDA工设计输入编辑器接受HDL的文本输入方HDL综合器HDL综合器设计输入编辑器目标器件硬件结构细节数字电路设计技术、化简优化算法以仿真器行为模型的表达、电子系统的建模、逻适配器完成目标系统在器件上的布局布线下载器把设计载到对应的实际器件,实现硬件设计 第三章 3-1 OLMC(输出逻辑宏单元)有何功能?说明GAL是怎样实现可编程组合电路与时序电路的。 OLMC有何功能?OLMC单元设有多种组态,可配置 说明GAL是怎样实现可编程组合电路与时序电路的GAL(通用阵列逻辑器件是OLMC(输出逻辑宏单元)的编程和三种模式配置(寄存器模式复合模式简单模式组合电路与时序电路 3-2 什么是基于乘积项的可编程逻辑结构? 答:GAL、CPLD之类都是基于乘积项的可编程结构PAL(可编程阵列逻辑)器件构成。 3-3 什么是基于查找表的可编程逻辑结构? 答:FPGA(现场可编程门阵列)是基于查找表的可编程逻辑结构 3-4 FPGA系列器件中的AB有何作用? 答:FPGA(Cyclone/Cyclone II)系列器件主要由逻辑阵列块LAB、嵌入式存储器块、I/O单元、PLL等模块构成中AB(逻辑阵列块由一系列相邻的LE构成的FPGA可编程资源主要来自逻辑阵列块LAB 3-5 与传统的测试技术相比,边界扫描技术有何优点

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档