第7章_中断控制接口_2014下.pdf

  1. 1、本文档共125页,可阅读全部内容。
  2. 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第7章_中断控制接口_2014下

第七章 第七章 中断控制接口 本章主要内容 7.1 中断概述 7.2 8086/8088 CPU的中断 7.3 中断向量表 7.4 8086/8088 CPU中断服务子程序 7.5 中断控制器 8259A 2 本章主要内容 7.1 中断概述 7.2 8086/8088 CPU的中断 7.3 中断向量表 7.4 8086/8088 CPU中断服务子程序 7.5 中断控制器 8259A 3 7.1 中断的概念 1. 什么是中断 所谓中断,就是当CPU正常运行程序时,由 于内部或外部的随机事件,引起CPU暂时中止正 在运行的程序,转而去执行请求中断的外设 (或内部事件)的中断服务程序,中断服务结 束后再返回被中止的程序。这一过程称为中断。 主程序 中断服务程序 中断请求 对外设 断点 进行处理 继续执行 返回断点 中断的用处: 主机可以与外设同步并行操作 实时处理;故障处理 2. 中断输入接口电路 8D 8位 三态 D ~D 锁存器 0 7 输入 缓冲器 设备 IOR +5V 8001H D R Q 译码 A ~A 0 15 STB INTR 中断允许触发器 INTA 中断向量号 三态缓冲器 D ~D 0 7 中断请求触发器 3. 中断的概念 1)中断源 能够引起程序中断的事件都称为中断源。 有些中断是已知的,例如指令中断源,这类中断 源是以指令的形式给出的,例如INT 20H,这条指令 如同其它的汇编指令一样,是出现在程序中的,所以 这个中断源什么时候发生是预先知道的; 有些中断源是随机的,也就是说,提出中断请求 的时刻是未知的,例如硬件中断,中断源是通过中断 控制接口电路输入至CPU的,中断源具体的发生时刻 与外部硬件电路有关。 2 )中断优先级 当系统中有多个中断源同时到来时,就需要将中断 源排个队,优先级高的中断服务程序先执行,执行完优 先级别高的

文档评论(0)

xxj1658888 + 关注
实名认证
内容提供者

教师资格证持证人

该用户很懒,什么也没介绍

领域认证该用户于2024年04月12日上传了教师资格证

1亿VIP精品文档

相关文档