- 1、本文档共37页,可阅读全部内容。
- 2、有哪些信誉好的足球投注网站(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第1章DSP2407概述
第1章 TMS320LF240X系列DSP概述
该系列包括:
闪存:TMS320LF2402、TMS320LF2406、TMS320LF2407
ROM: TMS320LC2402、TMS320LC2404、TMS320LC2406
最具革命性产品:LF2407/ LF2407A,是当今世界上集
成度最高、性能最强的运动控制DSP芯片。
1.1 DSP芯片的基本结构
1.什么是DSP芯片
DSP是一种特殊结构的微处理器, 快速实现各种数字
信号处理算法。
2. DSP芯片的基本结构
(1) 哈佛结构-程序和数据分开的结构
程序和数据存储在两个不同的空间。
通用微处理器,存储器结构为冯.诺依曼结构。见下图
程序存储器和数据存储器共用一个公共的存储空间
和单一的地址和数据总线。
CPU 程序/数据存储器
哈佛结构: DSP的程序存储器空间和数据存储器空间分
开,即每个存储器空间独立编址,独立访问,并具
有独立的程序总线和数据总线,取指和执行能完全
重叠进行。
允许数据存放在程序存储器中,并被算术指令运算指
令直接使用。
指令存储在高速缓冲器(Cache)中,当执行本指令时,不
需再从存储器中读取指令,节省一个机器周期的时
间。
(2)流水线操作功能
DSP芯片采用多组总线结构,允许CPU同时进行指令和数
据的访问。因而,可在内部实行流水线操作。
执行一条指令,总要经过取指、译码、取数、执行运
算,需要若干个指令周期才能完成。流水线技术是
将各个步骤重叠起来进行。既第一条指令取指、译
码时,第二条指令取指;第一条指令取数时,第二
条指令译码,第三条指令取指,依次类推。
取指 译码 取数 执行
取指 译码 取数 执行
取指 译码 取数 执行
取指 译码 取数 执行
(3)专门的硬件乘法器和乘加指令MAC
在数字信号处理的算法中,乘法和累加是基本的大量
运算,占用绝大部分的处理时间。例如,数字滤
波,卷积,相关,向量和矩阵运算中,有大量的
乘和累加运算。。PC机计算乘法需多个周期用软
件实现,而DSP设置了硬件乘法器以及乘加指令
MAC,在单周期内取两个操作数一次完成。
(4)特殊的处理器指令
采用特殊的指令。
例如:DMOV指令,把指令的数据复制到该地址加1的地
址中,原单元的内容不变数据移位,相当于延
迟。
另一特殊指令LTD,在一个指令周期完成LT、DMOV和
APAC三条指令的内容。
(5) 高速的指令运行周期
DSP指令周期可为几ns,LF2407A为40ns 。
(6) 丰富的片内存储器件和灵活的寻址方式
片内集成FLASH和双口RAM,通过片内总线访问这些存
储空间,因此不存在总线竞争和速度匹配问题,
大大提高数据的读/写速度。
(7) 独立的直接存储器访问(DMA)总线及其控制器
DSP为DMA单独设置了完全独立的总线和控制器。
1.2 TMS320系列DSP概述
该系列包括:定点、浮点、多处理器DSP和定点DSP。
体系结构专为实时数字信号处理而设计。
TI公司从1982年推出:
第一代 TMS32010、TMS32011等。
第二代 TMS32020、TMS320C025(改进型TMS320C2xx)
第三代 TMS32030、TMS320C32等。
第四代 TMS32040/TMS320C44等。
第五代 TMS3205x/TMS320C54x等。
第六代 TMS32062x/TMS320C67x等(速度最快)。
TMS320C8X:内有多个DSP
三大系列:2000、5000、6000 。
同一代的器件有相同的CPU结构,但片内存储器和
外设配置不同。
1.3 TMS320LF240x系列 DSP控制器
专为数字电机控制和其它控制系统而设计的。是当前
集成度最高、性能最强的
文档评论(0)